0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB高速信号阻抗测试技巧分享

PCB线路板打样 来源:恒成和线路板 作者:恒成和线路板 2020-09-21 11:13 次阅读

对于低频率板卡来讲,PCB就是把设计图纸中的元器件互联起来,但是随着频率越来越高,PCB在电子设备中已经开始扮演传输线的功能,比如手机无线通信、雷达通信、卫星通信,频率越高对PCB板的性能要求越高,它的性能可以决定整个设备的性能,因此PCB的性能测试在产品生产的各个环节尤为重要。

利用TDR(Time Domain Reflectometry)时域反射计测试PCB板、线缆和连接器的特征阻抗是IPC(美国电子电路与电子互连行业协会)组织指定的特征阻抗量测方法,在电子测量领域得到了广泛的应用和普及。但是,TDR也是电子设备,通常情况下,和其它电子设备一样,带宽越高,对静电放电(ESD)/电气过载压力(EOS)就越敏感,所以使用高带宽TDR(如18GHz以上)的多数行业客户可能都经历过TDR 的ESD/EOS损坏。特别是PCB制造行业,因为TDR的使用频率比较高,静电损坏,不管是否包含EOS,这样的损坏常常会给生产效率和成本控制带来较大影响,所以甚至有的客户开始考虑用其它设备替代TDR。但考虑到TDR阻抗测试方法的时域特性以及其高的测试效率、测试精度和测试一致性等优点,它一直是IPC-TM-650规范和HDMIUSB-IF, VESA Displayport等工业组织指定的、权威的特征阻抗测试标准。

大多数有经验工程师都了解,大部分ESD/EOS是瞬间产生的,且由于实验室环境温度的变化、一起操作人员的使用经验以及被测产品驻留静电等偶发因素的影响,ESD/EOS是不可能被完全避免的,所有的电子量测设备比如:示波器信号源和VNA都有明确具体的防ESD/EOS要求,电子量测设备性能越高端,对应的防ESD/EOS要求就越高。同时,ESD/EOS对电子测量设备的影响是可以不断累积的,大量重复的ESD/EOS造成的静电累积会逐渐损伤该测量设备,最终造成其量测功能恶化。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22469

    浏览量

    385691
  • 连接器
    +关注

    关注

    96

    文章

    12611

    浏览量

    133096
  • TDR
    TDR
    +关注

    关注

    1

    文章

    63

    浏览量

    19769
  • 雷达通信
    +关注

    关注

    0

    文章

    10

    浏览量

    7166
收藏 人收藏

    评论

    相关推荐

    高速PCB设计中有关阻抗的一些知识

    相信大家在接触高速PCB设计的时候都会了解到阻抗的一个概念,那么我们在高速PCB设计是为什么需要控阻抗
    发表于 10-18 09:09 3112次阅读

    做个实验告诉你高速PCB为什么要阻抗匹配

    阻抗匹配PCB加工高速PCB阻抗控制
    圈圈BG3MDO
    发布于 :2022年01月21日 16:20:36

    高速PCB设计中的阻抗匹配

    阻抗匹配阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在
    发表于 05-31 08:12

    避雷!高速信号高速PCB理解误区

    本文主要分析一下在高速 PCB 设计中,高速信号高速 PCB 设计存在一些理解误区。误区一:G
    发表于 11-30 09:51

    区分高速PCB高速信号理解误区

    本文主要分析一下在高速PCB设计中,高速信号高速PCB设计存在一些理解误区。误区一:GHz 速
    发表于 04-28 16:21

    PCB上常用50Ω阻抗的主要原因

      PCB上常用50Ω阻抗主要是因为其在高速信号传输中的匹能当信号通过PCB中的传输线时,各部分
    发表于 04-14 16:41

    高频高速PCB设计中的阻抗匹配,你了解多少?

    挑战。 在高速PCB设计中,阻抗匹配显得尤为重要,为减少在高速信号传输过程中的反射现象,必须在信号
    发表于 05-26 11:30

    基于虚拟仪器的高速PCB信号检测方法

    针对高速PCB信号测试所面临的问题,介绍基于虚拟仪器的高速PCB
    发表于 04-03 09:08 15次下载

    PCB阻抗测试,是怎么测出来的

    TDR测试目前主要使用于PCB(印制电路板)信号线、以及器件阻抗测试。影响TDR测试精度有很多
    发表于 11-09 16:31 1.9w次阅读

    高速PCB中的阻抗匹配

    阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在高速
    发表于 08-28 16:33 26次下载
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>中的<b class='flag-5'>阻抗</b>匹配

    【硬见小百科】高速PCB设计中的阻抗匹配

    与否关系到信号的质量优劣。 PCB走线什么时候需要做阻抗匹配? 不主要看频率,而关键是看信号的边沿陡峭程度,即信号的上升/下降时间,一般认为
    的头像 发表于 12-13 13:47 2653次阅读

    一文轻松搞定PCB叠层和阻抗设计

    为了减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗的匹配。单端信号线的具体
    的头像 发表于 07-19 07:45 591次阅读

    什么是阻抗匹配?高速PCB设计为什么要控制阻抗匹配?

    什么是阻抗匹配?高速PCB设计为什么要控制阻抗匹配? 阻抗匹配是指在电路传输信号时,控制电路中
    的头像 发表于 10-30 10:03 1165次阅读

    pcb阻抗控制是指什么?pcb怎么做阻抗

    pcb阻抗控制是指什么?pcb怎么做阻抗PCB阻抗控制是指在
    的头像 发表于 01-17 16:38 1238次阅读

    pcb阻抗测试方法有哪些 影响PCB阻抗的六大因素

    S参数测试基于信号发生器生成的信号,通过网络分析仪测量PCB板在不同频率下的响应。通过处理这些测量结果,可以计算出PCB板的
    的头像 发表于 03-20 16:37 719次阅读