0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何克服高速PCB设计中信号完整性问题?

我快闭嘴 来源:贤集网 作者:贤集网 2020-09-17 15:48 次阅读

PCB中的高速信号是什么?

频率范围从50 MHz到高达3 GHz的信号被视为高速信号,例如时钟信号。理想情况下,时钟信号是方波,但实际上不可能立即将其“低”电平更改为“高”电平(反之亦然)。它具有特定的上升和下降时间,因此在时域中似乎是梯形的。值得注意的是,时钟信号的高频谐波在频域中的幅度取决于其上升和下降时间。如果上升时间大于谐波的幅度,则谐波的幅度将变小。

为什么在高频总是会有信号失真?

在低频(> 1kHz)下,信号保持在数据表征范围内,并且系统按预期运行。当速度增加时,就会产生更高的频率影响,从而导致振铃,串扰,反射,接地反弹和阻抗失配问题。它不仅影响系统的数字属性,而且还会影响模拟属性。这些问题更容易增加I / O接口和内存接口的数据速率。实际上,可以通过采用高级PCB设计服务或遵循严格的布局指南来避免这些问题。信号布线,端接方案和电源分配技术可以帮助设计人员实现有效的PCB。

在高速PCB设计中,何时需要注意信号完整性?

信号完整性:理想地,在PCB中,信号应不受干扰/不受干扰地从信号源(Tx)传输至负载(Rx)。但实际上,这不会发生。信号以一些损耗(阻抗失配,串扰,衰减,反射,开关问题)到达负载。信号完整性(SI)是定义为在高频状态下测量这些信号失真的术语。信号完整性通过提供实用的解决方案有助于预测和理解这些关键问题。

高速PCB设计要求将迹线可视化为传输线,而不是简单的导线。确定设计中的最高工作频率有助于确定应视为传输线的走线。如果走线超过该频率波长的大约1/10 ,则可以将其视为传输线。这些传输线需要数字和模拟分析。

PCB基板:PCB构造期间使用的基板材料会导致信号完整性问题。每个PCB基板具有不同的相对介电常数(εr )值。它决定了将信号走线视为传输线的长度,当然,在这种情况下,设计人员需要注意信号完整性威胁。

利用εr值,设计人员可以评估信号流动的速度(V p )和传播延迟( t PD)。这些参数有助于确定应将走线视为传输线的长度。描述了插入损耗如何随信号频率增加。对于FR-4(玻璃环氧树脂)和高频Rogers RO4350B材料,测量插入损耗(每英寸)。较高的插入损耗可能导致更大的衰减。

克服高速PCB设计中信号完整性问题的技术

设计人员可以在高速PCB中实现以下设计技术:

1.高速PCB设计中的阻抗匹配

此参数对于更快和更长的跟踪运行很重要。影响阻抗控制的三个因素是基板材料,走线宽度和走线距地面/电源层的高度。

在低频下,PCB轨迹由其直流特性定义。它可以被认为是理想的电路,没有电阻电容和电感。当频率上升时,与磁场相关的电感和电容开始影响其性能。由于过孔短线导致的走线阻抗不匹配,以及走线中的瑕疵无法使信号在接收器(负载)中被完全吸收。这就是为什么多余的能量会反射到发射器(源)的原因。这个过程一次又一次地重复直到所有能量被吸收为止。在高数据速率下,它会导致信号过冲,下冲和振铃,从而产生信号错误。为了解决该问题,这些传输线在其下方设置有接地平面以及终端电阻。

计算线路的阻抗很重要。(它是通过将线的粗细,电路板的介电常数以及线与地平面之间的距离结合起来计算得出的。)有时,传输线需要在不同的层之间穿行,因此,线与接地层之间的距离也要经过地平面发生变化。在这种情况下,通过改变线宽可以将线阻抗保持在相同的值。

注意:对于高频,高速设计,PCB轨迹被视为传输线。

高速PCB设计中的阻抗控制措施

阻抗失配可以通过实施适当的端接方案来控制。终止方案的选择取决于应用。让我们讨论其中的一些。

1.并联终端方案:在该方案中,终端电阻(RT)等于线路阻抗。该终端电阻放置在尽可能靠近负载的位置,以实现最大效率。在高输出状态下,此终端电阻的电流负载最大。

2戴维宁端接方案:这是并行端接方案的替代方案,在该方案中,端接电阻器(RT)分为两个独立的电阻器,它们等于线路阻抗(组合时)。该方案减少了从电源汲取的总电流,并增加了从电源汲取的电流,因为电阻器放置在VCC与地之间。

3 有源并联终端:此处,等于线路阻抗(Z0)的终端电阻放置在偏置电压路径中。设置偏置电压,以便输出驱动器可以从高电平和低电平信号中提取电流。该技术需要一个单独的电压源,该电压源可以吸收和提供电流以匹配输出传输速率。

4 串联-RC并联终端:在该方案中,电阻和电容器(> 100pF)的组合用作终端阻抗。此处,终端电阻(RT)等于Z0,电容器阻隔了低频信号分量并使高频分量通过。因此,RT的直流负载效应不会影响驱动器。

5 串联终端:它匹配信号源上的阻抗,而不是负载上的阻抗。该方案有助于衰减二次反射。线路阻抗根据负载的分布而变化。因此,一个电阻值并不适用于所有情况。这种方法仅在源处需要一个组件,而在每个负载中不需要多个组件,但是通过增加RC时间常数来延迟信号路径。

6 差分对终端:在接收设备的信号之间需要一个终端电阻。终端电阻必须与差分负载阻抗(通常为100Ω)匹配。
责任编辑:tzh

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16543

    浏览量

    244672
  • pcb
    pcb
    +关注

    关注

    4219

    文章

    22466

    浏览量

    385645
  • 电阻器
    +关注

    关注

    19

    文章

    3561

    浏览量

    61326
收藏 人收藏

    评论

    相关推荐

    高速PCB设计信号完整性问题你一定要清楚!

    随着集成电路输出开关速度提高以及PCB板密度增加,信号完整性(英语:Signalintegrity,Sl)已经成为高速数字 PCB设计 必须
    的头像 发表于 04-07 16:58 114次阅读

    构建系统思维:信号完整性,看这一篇就够了!

    信号完整性(Signal Integrity,SI)在电子工程领域中具有极其重要的意义,也是现代电子设计的核心考量因素之一,尤其在高速PCB设计、集成电路设计、通信系统设计等领域,对
    发表于 03-05 17:16

    要画好PCB,先学好信号完整性

    要画好PCB,先学好信号完整性! 在电子设计领域,高性能设计有其独特挑战。 1 高速设计的诞生 近些年,日益增多的高频信号设计与稳步增加的电
    发表于 02-19 08:57

    分析高速PCB设计信号完整性问题形成原因及方法解决

    信号完整性(Signal Integrity,简称SI)指的是信号线上的信号质量。信号完整性差不
    发表于 01-11 15:31 153次阅读

    分析高速数字PCB设计信号完整性解决方法

    PCB信号速度高、端接元件的布局不正确或高速信号的错误布线都会引起信号完整性问题,从而可能使系
    发表于 01-11 15:28 128次阅读
    分析<b class='flag-5'>高速</b>数字<b class='flag-5'>PCB设计</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>解决方法

    高速电路设计中,如何应对PCB设计中信号线的跨分割

    一站式PCBA智造厂家今天为大家讲讲PCB信号跨分割线怎么处理?PCB设计中跨分割的处理方法。在 PCB设计 过程中,电源平面的分割或者是地平面的分割,会导致平面的不
    的头像 发表于 12-04 10:26 340次阅读
    在<b class='flag-5'>高速</b>电路设计中,如何应对<b class='flag-5'>PCB设计</b><b class='flag-5'>中信号</b>线的跨分割

    高速设计中,如何解决信号完整性问题

    高速设计中,如何解决信号完整性问题? 在高速设计中,信号完整性问题是一个至关重要的考虑因素。
    的头像 发表于 11-24 14:32 272次阅读

    PCB设计中的信号完整性问题

    信号传输并非严格针对网络设计师,您的PCB设计可能会遇到相同类型的问题。由于您无需费力地摆弄耳朵,因此防止电源完整性信号完整性问题对于您的
    的头像 发表于 11-08 17:25 406次阅读
    <b class='flag-5'>PCB设计</b>中的<b class='flag-5'>信号</b><b class='flag-5'>完整性问题</b>

    信号完整性问题及印制电路板设计

    信号完整性问题和印制电路板设计
    发表于 09-28 06:11

    信号完整性设计测试入门

    信号完整性设计,在PCB设计过程中备受重视。目前信号完整性的测试方法较多,从大的方向有频域测试、时域测试、其它测试3类方法。
    的头像 发表于 09-21 15:43 902次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>设计测试入门

    pcb信号完整性详解

    pcb信号完整性详解 随着电子领域技术日新月异的发展,高速电路已经成为了电路设计的重要领域之一。在高速电路中,
    的头像 发表于 09-08 11:46 1020次阅读

    浅谈影响PCB信号完整性的关键因素

    今天给大家分享的是PCB信号完整性、9个影响PCB信号完整性因素、提高
    发表于 06-30 09:11 897次阅读
    浅谈影响<b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>的关键因素

    什么是信号完整性

    业界经常流行这么一句话:“有两种设计师,一种是已经遇到了信号完整性问题,另一种是即将遇到信号完整性问题”。固态硬盘作为一种高集成度的高时钟频率的硬件设备,
    的头像 发表于 06-27 10:43 1280次阅读
    什么是<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>?

    S参数:信号完整性的风象标

    随着速率的不断提高,信号能够在链路中传输的难度越来越大,信号质量会不断下降,我们把高速信号在传输中遇到各种问题统称为信号
    的头像 发表于 06-21 14:17 1130次阅读
    S参数:<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>的风象标

    PCB信号完整性分析入门

    PCB中信号完整性分析的基础知识可能不是基本的。信号完整性仿真工具非常适合在原理图和布局设计期间计算不同网络
    发表于 06-09 10:31 680次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>分析入门