0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

如意 来源:半导体行业观察 作者:半导体行业观察 2020-09-17 09:21 次阅读

VLSI 2020上,IMEC发表了有关单片CFET的有趣论文,我有机会采访了其中一位作者Airoura Hiroaki。在业界众所周知,FinFET(FF)即将达到其定标寿命。

三星已经宣布,他们将在3nm的时候转向水平纳米片(Horizontal Nanosheets :HNS)。台积电(TSMC)保持3nm的FF,但预计将转移到2nm的新架构。

假设英特尔当时仍在追求自己的技术,则预计英特尔将保留7nm的FF,然后再迁移至5nm的HNS。

该行业最可能的路线图是从FF到带有或不带有Forksheets的HNS,然后过渡到CFET(Complimentary FETs),请参见图1。

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

Imec CMOS路线图。

从以上技术蓝图来看,28纳米使用了High-K/Metal Gate,16纳米---14纳米导入了FinFET,7纳米---5纳米采用了EUV曝光设备,此外,还将Co应用于Middle of Line(MOL)上。

MOL是一种将晶体管(FOEL)与多层配线(BEOL)连接在一起的孔(Via),虽然imec使用了Co,还有其他选择项如Mo、Ru等。

此外,4纳米---3纳米中采用了具有Nanosheet结构的晶体管。

此次的VLSI座谈会上,有关7纳米、5纳米、3纳米的文章发布得比较多,然而,笔者却发现将Gate All Around(GAA)的Nanosheet结构应用在这些节点上的情况是全球共通的认知。

同时从技术蓝图看,在2纳米中,使用搭载了Buried Power Rail(BPR,在晶体管下埋入电源线的构造)的Forksheet晶体管;在1纳米中,将会使用采用了BPR的Complementary FET(CFET)。

imec在其内部达成了以下共识:3纳米之前采用Nanosheet、2纳米采用Forksheet、1纳米采用CFET。

也就是说,在此次VLSI座谈会上,imec也是基于以上技术蓝图而做的发表。从上图可以清晰地看出FinFET、Nanosheet、Forksheet、CFET的结构变化。

从FinFET到CFET,通过将Contact Poly Pitch(PP)做到最小、分离nMOS和pMOS,以达到缩小SRAM面积的效果。

Forksheet 和CFET通过堆叠nFET和pFET器件的CFET改善n到p的间距来缩小尺寸,见图2。

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

CFET结构在当前的工作中,已经开发了“单片”(monolithic) CFET,方法是将单独的硅片用于nFET和pFET,然后将它们粘合在一起,而按照顺序(sequential),CFET则会将两种类型的FET都制造在同一硅片上。

Imec声称单片技术比顺序技术便宜,而顺序技术要求SOI会增加衬底成本1%,见图3。

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

单片CFET的成本优势在1纳米中,IMEC采用了将nMOS和pMOS纵向排列的CFET(如下图8),虽然CFET的工艺流程非常复杂,但毫无疑问,极大地缩小了CMOS、SRAM的面积,达到了集成化。

问题是---是否做到了人们所期待的晶体管的特性,这是未来研发的关键。

我发现起始晶圆成本高出约1%,这有两个原因,一是,我不相信顺序CFET需要SOI,二是,SOI比标准晶圆贵了约1%。整体方法还将需要两个起始晶圆,而不仅仅是一个。

我认为这种成本分析需要更多的调查。在单片方法中,nFET和pFET在分离的晶圆上制造,从而可以针对该器件优化每个器件的制造流程。每个晶片的处理流程如图4所示。

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

图4.单片CFET的工艺流程。

随着我们朝N3方向发展,n到p的分离减少了寄生效应并提高了性能。同样,通过从FF移至GAA)可以在所有四个侧面而不是三个侧面上提供一个栅极,从而改善了静电控制。

这项工作中制造的单片CFET为下一代器件提供了顺序CFET的替代方案,需要进一步研究。
责编AJX

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    446

    文章

    47769

    浏览量

    409069
  • 半导体
    +关注

    关注

    327

    文章

    24494

    浏览量

    202062
  • 晶体管
    +关注

    关注

    76

    文章

    9053

    浏览量

    135175
收藏 人收藏

    评论

    相关推荐

    在特殊类型晶体管的时候如何分析?

    管子多用于集成放大电路中的电流源电路。 请问对于这种多发射极多集电极的晶体管时候该如何分析?按照我的理解,在含有多发射极多集电极的晶体管电路时,如果多发射极
    发表于 01-21 13:47

    晶体管和场效应的本质问题理解

    射极电流开始增大时,基射极电流也开始增大,这正体现了集体的电流放大作用,但是若果电路采用集电极输出或者射极跟随输出的结构,此时集射两端电压是在下降的,因为上拉
    发表于 01-18 16:34

    CFET将开启三维晶体管结构新纪元?

    CFET结构“初露端倪”,让业界看到了晶体管结构新的发展前景。然而,业内专家预估,CFET结构需要7~10年才能投入商用。
    的头像 发表于 01-02 17:34 689次阅读
    <b class='flag-5'>CFET</b>将开启三维<b class='flag-5'>晶体管</b>结构新纪元?

    晶体管是怎么做得越来越小的?

    的FinFET结构,我们比较容易理解晶体管尺寸缩小的原理。如下图所示:那么从20nm开始3nm晶体管的结构都是FinFET的。结构没有变
    的头像 发表于 12-19 16:29 300次阅读
    <b class='flag-5'>晶体管</b>是怎么做得越来越小的?

    三大芯片巨头角逐2nm技术

    过去数十年里,芯片设计团队始终专注于小型化。减小晶体管体积,能降低功耗并提升处理性能。如今,2nm3nm已取代实际物理尺寸,成为描述新一代芯片
    的头像 发表于 12-12 09:57 230次阅读

    全球首颗3nm电脑来了!苹果Mac电脑正式进入3nm时代

    前两代M1和M2系列芯片采用5nm制程工艺,而M3系列芯片的发布,标志着苹果Mac电脑正式进入3nm时代。
    发表于 11-07 12:39 328次阅读
    全球首颗<b class='flag-5'>3nm</b>电脑来了!苹果Mac电脑正式进入<b class='flag-5'>3nm</b>时代

    台积电有望2025年量产2nm芯片

    、2025年量产。此外台积电日本工厂有望2024年底开始量产,台积电美国亚利桑那州工厂计划2025年上半年开始量产。 而对于台积电3nm工艺的芯片,大家关注最多的是苹果 A17Pro。
    的头像 发表于 10-20 12:06 968次阅读

    a17芯片和麒麟9000s区别 a17芯片有多少晶体管组成

    a17芯片和麒麟9000s区别 苹果A17芯片采用台积电3nm工艺,麒麟9000S采用了8核12线程的超线程设计,针对
    的头像 发表于 09-26 15:06 3054次阅读

    什么是3nm工艺芯片3nm工艺芯片意味着什么?

    的大部分时间里,用于制造芯片的工艺节点的名称是由晶体管栅极长度的最小特征尺寸(以纳米为单位)或最小线宽来指定的。350nm工艺节点就是一个例子。
    发表于 09-19 15:48 5288次阅读
    什么是<b class='flag-5'>3nm</b>工艺<b class='flag-5'>芯片</b>?<b class='flag-5'>3nm</b>工艺<b class='flag-5'>芯片</b>意味着什么?

    苹果A17芯片采用台积电3nm工艺,GPU提升可达30%

    Plus、iPhone 15 Pro/Max 四款型号,全系灵动岛、USB-C 口,其中 15/Plus 将采用A16 芯片、6GB 内存,15 Pro/Max 则采用最新的 3nm
    的头像 发表于 09-11 16:17 775次阅读

    联发科台积电3nm天玑旗舰芯片成功流片 或为“天玑9400”

    已成功流片。 3NM制程天玑旗舰芯片量产时间预计在2024年,2024年下半年会正式上市。业内估计3NM的MediaTek旗舰芯片型号应该不是今年上市的天玑9300,天玑9300可能
    发表于 09-08 12:36 1423次阅读

    不同类型的晶体管及其功能

    的制造商生产半导体(晶体管是该设备家族的成员),因此有数千种不同的类型。有低功率、中功率和高功率晶体管,用于高频和低频工作,用于非常高电流和/高电压工作。本文概述了什么是晶体管、不同
    发表于 08-02 12:26

    三星3nm GAA正式商业量产

    一篇拆解报告,称比特微电子的Whatsminer M56S++矿机所用的AISC芯片采用的是三星3nm GAA制程工艺。这一发现证实了三星3nm GAA
    的头像 发表于 07-21 16:03 1056次阅读

    三星3nm GAA商业量产已经开始,首个客户是中国矿机芯片公司

    三星3nm GAA商业量产已经开始
    的头像 发表于 07-20 11:20 1164次阅读
    三星<b class='flag-5'>3nm</b> GAA商业量产已经<b class='flag-5'>开始</b>,首个客户是中国矿机<b class='flag-5'>芯片</b>公司

    深度解析imec 晶体管和工艺节点路线图

    该路线图概述了标准 FinFET 晶体管将持续到 3nm,然后过渡到新的全栅 (GAA) 纳米片设计,该设计将在 2024 年进入大批量生产。Imec绘制了 2nm和A7(0.7nm
    发表于 06-14 09:31 1057次阅读
    深度解析imec <b class='flag-5'>晶体管</b>和工艺节点路线图