侵权投诉

Credo推出5款低功耗光通信DSP芯片,助力5G基站和数据中心建设降低成本

Carol Li 2020-09-09 16:35 次阅读

2020年9月8日,Credo在深圳举办新品发布会,隆重向外界推出5款光通信DSP芯片。分别是Seagull 50、Dove100、Dove150、Dove200和Dove400。

Seagull 50芯片是一款专供于5G无线通信网络中前传/中传光模块的高性能光通信数字信号处理器(DSP)。Dove系列包括四款新品:Dove100、Dove150、Dove200及Dove400光通信DSP,专为下一代100G/200G/400G数据中心网络平台打造。

图:从右到左依次是Seagull50、Dove100、Dove150、Dove200、Dove400

Credo:全球领先的中国半导体芯片设计公司

Credo成立于2008年,是一家全球领先的半导体芯片设计公司,在上海、硅谷、香港、新竹和武汉均设有分支机构。2015年成立默升科技(上海),为Credo的全球研发中心,2018年成立芯境科技,便为国内客户提供更及时周到的售前与售后服务,以支持中国系统厂商在相关领域内的创新。

在发布会现场,首席运营官特别助理、资本市场部总经理陈冉谈到,Credo从成立到2014年,一直默默坚持研发Serdes,从2015年开始,公司逐渐将新近的技术和卓越性能的芯片推向市场,经过几年的发展,Credo已经拥有全球最大最全的Serdes IP以及全球最全的Serdes IP客户群。

陈冉介绍道,在公司管理团队及前期积累的技术和客户群的基础上,经过5年的研发和打磨,Credo 28nm线卡芯片出货量已经超过200万颗,并且公司还推出了MACsec芯片,支持中国的国家标准。

图:Credo从2008年成立至今的发展历程

Credo致力于为互联网、云计算、大数据、5G、人工智能等领域,可提供了高性能、低成本、低功耗、极富创新的超高速单通道112G/56G/28G连接商业解决方案。公司主要产品及服务包括OpticalDSP、LinecardIC、AEC(有源电缆)、IP;服务的客户及产业合作伙伴包括但不限于国内外一流交换芯片、交换机、通讯设备、测试仪表、光模块、超级计算等厂商。

凭借多年的技术积累,Credo成为全球屈指可数能在28nm/16nm/12nm/7nm全部工艺基础上实现400G/800G连接商业解决方案的公司,产品满足客户对成本、功耗、性能、上市时间、产能等多方位要求。

Credo是OCP成员企业,参与IEEE、OIF等标准的制定,也是HiWire全球产业联盟发起人。HiWire全球产业联盟是支持HiWire AEC(有源电缆)应用与发展的非营利组织,旨在促进高质量、可兼容的HiWire有源电缆AEC设备开发,建立HiWireAEC从研发、生产、测试到使用的行业生态系统,提高公众认知并激发终端用户对HiWireAEC使用需求。

据陈冉介绍,Credo已于2020年年初完成D轮1亿美元融资,领投方为华登国际、中金资本及Black Rock。

Seagull50:助力5G无线通信网络建设,实现高效前传/中传连接方案

目前我国还处于5G商用初期,未来3年将会是国内5G的建设高峰期,由于国外在5G建设上落后于国内,预计未来5-8年将会是全球5G建设高峰期。

在发布会上,默升科技销售副总裁杨学贤谈到,5G将需要更大的传输容量和更快的传输速率支持,光器件模块需要进行相应升级从而带来海量光器件需求。

另外5G建设期间每年有几千亿元级的资本支出,基站后期的维护和使用成本也是运营商重要开始,其中电费是核心部分,在总运营费用中占比将近20%,因此提高设备性能、降低5G设备成本及功耗是业界面临的重大挑战。

可见低成本是5G产业链的主要诉求之一,光电芯片制约光模块成本下降,因此5G网络运营商需要低功耗器件来持续降低运营成本。

Credo新推出的Seagull 50芯片就具备业界领先功耗,可实现SFP56模块1.5W的功耗目标,可实现QSFP28模块2W的功耗目标。

据杨学贤介绍,Seagull 50芯片是一款专供于5G无线通信网络中前传/中传光模块的高性能光通信数字信号处理器(DSP),可以满足移动网络不断攀升的带宽需求,支持长距离传输及工业级工作温度范围。

CredoSeagull50可配置为两种工作模式:2x25G<—>1x50G及1x50G<—>1x50G,该产品采用Credo独特设计架构,最大程度减小芯片尺寸,并使用主流工艺制程以降低产品成本。

Credo架构副总裁钱浩立表示:“Credo Seagull 50高性能DSP是5G无线通信网络的理想之选,该产品是Credo专为5G下一代前传和中传网络而打造。”

650 Group创始人兼技术分析师Chris DePuy表示:“在5G网络中,无线接入网(RAN)架构有了很大改变,这使得5G网络需要更多高带宽的前传和中传连接。5G时代大量的新增网络连接,需要能够以50G速率传输数公里的新一代大容量传输系统作为支撑。”

CredoSeagull 50(产品编号:CFD10101)是一款多功能全双工产品,具有行业领先的低功耗性能,可用于下一代支持基于PAM4调制的50Gbps SR/DR/FR/LR/ER多种传输距离下的QSFP28,DSFP及SFP56可插拔光模块。Seagull 50可在-40℃至+85℃的工业级温度范围内工作,非常适合在数据中心和5G无线/eCPRI前传、中传和回传应用中使用。

Seagull 50是一款具有两种模式的光通信DSP,可用作Gearbox或Retimer。在Gearbox模式下,芯片配置为:设备侧双通道24.33-25.78GbpsNRZ到线路侧单通道50.135-53.125Gbps PAM4;在Retimer模式下,配置为:单通道50.135-53.125Gbps PAM4到单通道50.135-53.125Gbps PAM4。

Seagull 50采用了Credo领先的数字信号处理(DSP)技术和均衡技术。在保持高性能的同时,低成本是需要广泛部署的5G网络对光模块的主要诉求之一,因此作为光模块中关键组件的DSP需要实现成本相宜,进而推动DML激光器的广泛使用,最终可以加速那些还未成熟的光器件的发展。这种设计导向还要支持作为前传刚需的工业级工作温度范围,以及中传/回传中更长的传输距离。DSP可以通过补偿由光器件、温变和光纤原因造成的光损伤及非线性效应来提供高性能、稳定可靠的光通信解决方案。

Dove系列光通信DSP:专为下一代数据中心打造

5G推动全球数据量指数级增长,数据量的暴增对网络提了挑战,据思科预测,2020年全球经IDC处理的数据流量占全球产生流量的比例为99.35%,流量的暴增迫使数据中心规模不断升级,带宽不断提升。

杨学贤谈到,数据中心推动光模块升级,比如机柜内部的服务器和TOR交换机互联,以10G、20G为主,正在向50G/100G过渡;数据中心同一机房内leaf到Spine交换机的互联,以40G、100G,正在向200G/400G过渡;数据中心楼宇之间的交换机或路由器的互联,以100G为主,向400G过渡;多个数据中心的互联,以100G为主,向400G过渡。

而电力成本是IDC运营成本占比最高的部分,大约占公司运维成本的60%,光模块功耗过高会增加数据中心的制冷成本,可见无论是上文提到的5G基站,还是数据中心,都需要用到低功耗光电芯片,从而来降低成本。

Credo推出的新一代Dove系列低功耗PAM4高速光通信数字信号处理器(DSP),可以满足用户对光模块低功耗的需求,可实现200 GSR4/FR4模块小于3.5W。此次发布的Dove系列包括四款新品:Dove100、Dove150、Dove200及Dove400光通信DSP,专为下一代100G/200G/400G数据中心网络平台打造。

据杨学贤介绍,Credo独特的PAM4 DSP架构可最大程度减小芯片尺寸,产品使用主流工艺制成,可为下一代光模块提供最佳的性能、成本与功耗:使用Credo Dove系列PAM4高速光通信DSP来设计的可插拔光模块,只需较低的成本便可拥有行业领先的性能及超低功耗。

Credo架构副总裁钱浩立表示:“云平台的运营商们亟需能够在扩展带宽同时又保持低功耗与低成本的解决方案。Credo很荣幸能在解决这一问题上做出贡献,使得光模块能够满足下一代数据中心带宽扩展的需求。”

650 Group的创始人兼技术分析师AlanWeckel表示:”100/200/400G现已占数据中心网络连接市场50%以上的份额,并将在未来保持持续增长的态势,成为数据中心主流速率。云平台的运营商正在部署更高密度的100G网络拓扑结构,并已经开始为部署200G和400G网络而投资,以适应不断增长的网络带宽需求。随着网络速率的不断提升,网络的功耗密度和可扩展性已成为光模块及交换机设计中必不可少的标准之一。”

此外,Dove200和Dove400产品的每条信道(lane)都配有独立锁相环(PLL),支持分接(breakout)配置。

Dove100(产品代码:CFD30101),用于下一代高性能100Gbps DR/FR/LRQSFP28光模块。可将设备侧接收的四通道25.78125Gbps NRZ信号,聚合为单通道106.25Gbps PAM4传送至光侧。

Dove150(产品代码:CFD30501),用于低功耗、高性能的100Gbps DR/FR/LRQSFP-56光模块。可将设备侧接收的二通道53.125Gbps PAM-4信号,聚合为以单道106.25Gbps PAM4信号传送至光侧。

Dove200(产品代码:CFD50501),无需配备Gearbox或FEC转换即可实现无缝互连架构,帮助数据中心使用具有50G PAM4连接的交换机进行扩展。支持IEEE802.3 200GBASE-SR4/DR4/FR4/LR4及400GBASE-SR8规范。起中继功能,将设备侧接收的四通道53.125Gbps PAM4信号以四通道53.125Gbps PAM4信号传送至光侧。

Dove400(产品代码:CFD60501),用于低功耗、高性能的400Gbps DR4/FR4/LR4OSFP和QSFP-DD光模块。可将设备侧接收的八通道53.125Gbps PAM-4信号,以四通道106.25Gbps PAM4信号传送至光侧。

收藏 人收藏
分享:

评论

相关推荐

微软宣布将在奥地利打造首个Azure数据中心的计划

近日,微软相继在瑞士、法国、意大利部署数据中心之后,宣布将在奥地利打造首个Azure数据中心的计划。
的头像 lhl545545 发表于 10-27 16:51 141次 阅读
微软宣布将在奥地利打造首个Azure数据中心的计划

光纤光缆行业将迎来强劲复苏,预计2021年需求增长7%

  10月26-28日,2020年世界光纤光缆大会召开线上会议,这场世界光纤光缆行业顶级盛会,聚集了....
的头像 牵手一起梦 发表于 10-27 16:31 122次 阅读
光纤光缆行业将迎来强劲复苏,预计2021年需求增长7%

VMware构建多云未来,深耕本土市场

全球领先的企业软件创新者VMware(NYSE: VMW)的年度技术盛会VMworld 2020 C....
的头像 牵手一起梦 发表于 10-27 15:55 312次 阅读
VMware构建多云未来,深耕本土市场

VMware创新网络,不断扩充产品组合 创新就是源动力

除了发布多项创新技术,VMware继续深耕本土市场,不断扩展与本土合作伙伴的合作关系,全力加速中国企....
的头像 lhl545545 发表于 10-27 15:45 238次 阅读
VMware创新网络,不断扩充产品组合 创新就是源动力

中国电信发布“翼节能”成果,实现数据中心的绿色可持续发展

10月20日,中国电信翼节能研讨会在北京召开,中国电信发布“翼节能”系列技术成果。中国电信研究院副院....
的头像 牵手一起梦 发表于 10-26 16:44 190次 阅读
中国电信发布“翼节能”成果,实现数据中心的绿色可持续发展

SaaS颠覆数据中心技术,引发对数据安全性的思考

如今,SaaS驱动前台系统和IaaS/PaaS颠覆了数据中心技术,数据的使用和存储方式发生了一些变化....
的头像 如意 发表于 10-26 15:30 237次 阅读
SaaS颠覆数据中心技术,引发对数据安全性的思考

工信部:已基本实现地市级的5G覆盖,1.6亿终端接入5G网络

在近期举行的国新办新闻发布会上,工信部信息通信发展司司长闻库表示,现在累计开通的5G基站达到69万个....
的头像 如意 发表于 10-26 15:26 340次 阅读
工信部:已基本实现地市级的5G覆盖,1.6亿终端接入5G网络

数据中心整机柜服务器的演变过程,从“单打独斗”到“齐心协力”

随着时代的发展,数据中心向着集中化、规模化、精细化发展。互联网应用和云计算业务的爆发性增长,推动数据....
的头像 牵手一起梦 发表于 10-26 15:18 314次 阅读
数据中心整机柜服务器的演变过程,从“单打独斗”到“齐心协力”

英特尔数据中心营收同比下滑7%,预计市场需求疲软趋势恐将持续

10月22日,英特尔发布第三季财报,营收为183亿美元,同比下降4%,环比下滑7%;净利润43亿美元....
的头像 牵手一起梦 发表于 10-26 14:21 205次 阅读
英特尔数据中心营收同比下滑7%,预计市场需求疲软趋势恐将持续

华为加大投入,推动5G和数据中心的大规模建设

 今年国家发布的新基建战略,大力推进数字产业化、产业数字化,加速数字经济的发展。5G和大数据中心是新....
的头像 电子魔法师 发表于 10-26 11:32 286次 阅读
华为加大投入,推动5G和数据中心的大规模建设

AWS可将AWS服务分发到边缘数据中心和电信网络

以上这些选项提供了位置选择和网络灵活性,而Azure Stack Edge将Azure计算和服务带到....
的头像 lhl545545 发表于 10-26 10:43 283次 阅读
AWS可将AWS服务分发到边缘数据中心和电信网络

微软计划在希腊建立3个数据中心,斥资10亿美元,助力希腊经济

通信设备主流供应商之一的大唐移动日前宣布已经与华为海思和联发科芯片顺利完成SA终端芯片功能互操作测试....
的头像 lhl545545 发表于 10-26 10:39 414次 阅读
微软计划在希腊建立3个数据中心,斥资10亿美元,助力希腊经济

FPGA与DSP的关系

常所说的单片机侧重于控制,不支持信号处理,属于低端嵌入式处理器,arm可以看做是低端单片机升级版,支....
的头像 电子发烧友网工程师 发表于 10-25 09:50 169次 阅读
FPGA与DSP的关系

变不可能为可能:如何实现DSP和SDRAM数据读取

在DSP 应用系统中,需要大量外扩存储器的情况经常遇到。例如,在数码相机和摄像机中,为了将现场拍摄的....
的头像 电子发烧友网工程师 发表于 10-25 09:46 145次 阅读
变不可能为可能:如何实现DSP和SDRAM数据读取

台达针对大型数据中心用户推出全新易动系列微模块解决方案

针对这些需求,台达在针对中大型数据中心用户的易动系列微模块解决方案基础上,推出全新易动-超越系列,具....
的头像 lhl545545 发表于 10-24 16:22 700次 阅读
台达针对大型数据中心用户推出全新易动系列微模块解决方案

影响5G发展最为关键的因素之一就是5G基站的建设

中国移动副总裁李慧镝日前表示,中国移动已在全国建设30万个5G基站,部署城市超过300个,预计今年8....
的头像 lhl545545 发表于 10-24 16:08 542次 阅读
影响5G发展最为关键的因素之一就是5G基站的建设

数据中心基础设施制造商重新走上恢复之路?

Gartner高级研究总监纳文米什拉(NaveenMishra)表示:“大多数公司在2020年的首要....
的头像 lhl545545 发表于 10-24 10:50 287次 阅读
数据中心基础设施制造商重新走上恢复之路?

基于高性能DSP芯片ADSP-BF561实现非编码矩阵键盘的设计

随着电子信息技术的飞速发展,信息家电和各式各样的移动终端得到越来越广泛的应用。在这些人机交互( HM....
发表于 10-24 10:11 324次 阅读
基于高性能DSP芯片ADSP-BF561实现非编码矩阵键盘的设计

高通为什么不建立5G基站

一直以来,移动基站市场都主要被4家公司占领,即华为、中兴、爱立信与诺基亚,5G时代由于华为中兴在海外....
的头像 陈翠 发表于 10-24 09:27 578次 阅读
高通为什么不建立5G基站

浪潮AI服务器NF5488A5一举创造18项性能纪录

美国东部时间10月21日,全球备受瞩目的权威AI基准测试MLPerf公布今年的推理测试榜单,浪潮AI....
的头像 Les 发表于 10-23 16:59 211次 阅读
浪潮AI服务器NF5488A5一举创造18项性能纪录

6G研发已经启动,5G开发增长的经验将是重要基础

近日,中国移动、中国联通等纷纷宣布已提前完成全年的5G建设目标。根据工信部的数据,目前我国已建成开通....
的头像 如意 发表于 10-23 16:34 229次 阅读
6G研发已经启动,5G开发增长的经验将是重要基础

传台积电助华为囤下大量的5G基站芯片,数量达一年以上够用

今天有消息称,华为已成功备下1年以上的5G芯片,这也让台积电第三季度的营收持续增长。
的头像 如意 发表于 10-23 16:08 215次 阅读
传台积电助华为囤下大量的5G基站芯片,数量达一年以上够用

温州首批融合推出65个应用场景,形成“城市大脑”1.0版本

据悉,温州“城市大脑”建设是市委市政府部署推进城市治理能力现代化的“牛鼻子”工程,基于数据的城市治理....
的头像 lhl545545 发表于 10-23 15:46 194次 阅读
温州首批融合推出65个应用场景,形成“城市大脑”1.0版本

曝华为囤积了5G基站核心芯片,至少到2021年都确保可用

据彭博社今日报道,在美国禁令最终期限之前,华为已低调囤积了数月的5G基站核心芯片,至少到2021年都....
的头像 电子魔法师 发表于 10-23 15:44 514次 阅读
曝华为囤积了5G基站核心芯片,至少到2021年都确保可用

预计到2021年全球数据中心基础设施产品上支出将达两千亿美元

高德纳公司(GartnerInc.)近日为数据中心基础设施供应商带来了一些喜讯,该公司发布了一份预测....
的头像 牵手一起梦 发表于 10-23 15:40 293次 阅读
预计到2021年全球数据中心基础设施产品上支出将达两千亿美元

业界首款千万级IOPS“云麾-WSA10M”存储协处理卡

威奇董事长巴金先生这样评价道:“数据中心架构正在迅速从以计算为中心转变为以数据为中心,占所有数据中心....
的头像 倩倩 发表于 10-23 15:08 168次 阅读
业界首款千万级IOPS“云麾-WSA10M”存储协处理卡

英特尔Q3季度营收超分析师预期,净利润同比下滑29%

北京时间10月23日,英特尔发布了2020年第三季度财报。财报显示,英特尔第三季度营收为183.33....
的头像 牵手一起梦 发表于 10-23 14:43 215次 阅读
英特尔Q3季度营收超分析师预期,净利润同比下滑29%

工信部:未来三年中国5G仍处于上升发展阶段,需要保持战略定力

10月22日,工信部信息通信发展司司长闻库在国新办发布会上表示,未来三年中国5G仍处于上升发展阶段,....
的头像 如意 发表于 10-23 12:15 263次 阅读
工信部:未来三年中国5G仍处于上升发展阶段,需要保持战略定力

基于EPIC6F256和TMS320C6713芯片实现光纤传感信号采集系统的设计

在光纤传感信号处理系统中,需要处理的是水听器阵列的海量信号,对处理速度要求高。用FPGA来实现多路高....
发表于 10-23 10:50 401次 阅读
基于EPIC6F256和TMS320C6713芯片实现光纤传感信号采集系统的设计

ARM服务器云上的超尺度计算和EDA发力

超尺度计算的范围远远超过数据中心。 在Cadence,我们认为这是感知数据的循环,通过网络传输数据,....
发表于 10-23 10:08 462次 阅读
ARM服务器云上的超尺度计算和EDA发力

这个姗姗来迟的5G iPhone,中国市场给出了怎样的反映呢?

10月14日,在2020年中国国际通信展上,工信部副部长刘烈宏表示,中国已经建成开通5G基站超过60....
的头像 电子发烧友网 发表于 10-22 17:20 342次 阅读
这个姗姗来迟的5G iPhone,中国市场给出了怎样的反映呢?

AI数据赋让各类终端变得更加聪明,打开了智能家居爆发式发展的空间

在人工智能三要素中,算力与算法已经取得令人醒目的进步,且仍处在高速发展中。从算法看,已批量诞生独角兽....
的头像 lhl545545 发表于 10-22 16:21 319次 阅读
AI数据赋让各类终端变得更加聪明,打开了智能家居爆发式发展的空间

全国开通5G基站69万个,等个城市实现5G网络城区连片覆盖

据国是直通车,今日,中国工业和信息化部发布的数据显示,截至 9 月底,全国开通 5G 基站 69 万....
的头像 工程师邓生 发表于 10-22 16:17 375次 阅读
全国开通5G基站69万个,等个城市实现5G网络城区连片覆盖

DSP教程之线性系统的详细资料说明

大多数的DSP技术都是基于一种称为叠加的分而治之的策略,将被处理的信号分解成简单的组件,每个组件被单....
发表于 10-22 16:05 32次 阅读
DSP教程之线性系统的详细资料说明

DSP教程之离散傅里叶变换的详细资料说明

傅里叶分析是一系列数学技术,都是基于将信号分解成正弦波。离散傅立叶变换(DFT)是数字信号的一个家族....
发表于 10-22 16:05 27次 阅读
DSP教程之离散傅里叶变换的详细资料说明

使用DSP芯片实现异步电动机矢量控制系统的资料和仿真说明

目的 获得DSP 芯片为控制器的异步电动机矢量控制系统。方法 依据矢量控制原理及MATLAB 软件,....
发表于 10-22 16:05 34次 阅读
使用DSP芯片实现异步电动机矢量控制系统的资料和仿真说明

DSP教程之统计概率和噪声的详细资料说明

统计和概率在数字信号处理中被用来描述信号和产生它们的过程。例如,DSP的主要用途是减少所采集数据中的....
发表于 10-22 16:05 33次 阅读
DSP教程之统计概率和噪声的详细资料说明

三星12英寸闪存芯片二期助推加快形成新发展格局

以互联网经济为代表的新动能逆势成长;5G网络、大数据中心、智慧城市等新基建增势强劲;全省减税降费、稳....
的头像 lhl545545 发表于 10-22 15:06 398次 阅读
三星12英寸闪存芯片二期助推加快形成新发展格局

北碚区解决“卡脖子”难题,建好“智造重镇”“智慧名城”

吴存荣先后来到重庆工业大数据创新中心、中国工业互联网研究院重庆分院、重庆新兴齿轮有限公司、重庆材料研....
的头像 lhl545545 发表于 10-22 14:59 212次 阅读
北碚区解决“卡脖子”难题,建好“智造重镇”“智慧名城”

NVIDIA打破AI推理性能记录

 NVIDIA凭借A100进一步扩大了在MLPerf基准测试中的领先优势,实现了比CPU快237倍的....
发表于 10-22 14:07 294次 阅读
NVIDIA打破AI推理性能记录

截至9月底,5G基站累计建设69万个

,黄利斌还表示,按照上年不变价计算,前三季度电信业务总量同比大幅增长了18.6%,固定资产投资同比增....
的头像 电子魔法师 发表于 10-22 12:17 244次 阅读
截至9月底,5G基站累计建设69万个

华为汪涛:从量变到智变,智能体对联接提出5大新诉求

从联接场景来看,一类是智能中枢内部的联接,比如AI集群服务器的互联、以及云数据中心之间的互联;第二类....
的头像 华为网络 发表于 10-22 11:36 316次 阅读
华为汪涛:从量变到智变,智能体对联接提出5大新诉求

IIOT分布式计算发布,可使基于数据中心的云计算更靠近物联网设备

2020年10月20日- 工业互联网联盟(IIC?)在Edge技术报告中 宣布了工业物联网分布式计算....
的头像 如意 发表于 10-22 11:32 230次 阅读
IIOT分布式计算发布,可使基于数据中心的云计算更靠近物联网设备

韩夏:打造布局合理绿色集约的云计算、数据中心体系

受工业和信息化部副部长刘烈宏委托,工业和信息化部信息通信管理局局长韩夏出席会议并讲话。中国互联网协会....
的头像 lhl545545 发表于 10-22 10:24 430次 阅读
韩夏:打造布局合理绿色集约的云计算、数据中心体系

SVG系统的工作原理和外设功能模块的设计

近年来。随着电力系统中非线性用电设备,特别足电力电子装置应用的日益广泛.而人多数电力电子装置功率因数....
的头像 电子设计 发表于 10-22 10:15 436次 阅读
SVG系统的工作原理和外设功能模块的设计

基于C8051F410单片机实现集装箱的安全监测装置与系统设计

ICSD(Intelligent Container Safe Device)系统即智能集装箱安全设....
的头像 电子设计 发表于 10-22 10:06 427次 阅读
基于C8051F410单片机实现集装箱的安全监测装置与系统设计

用于传输数据和语音信号的带宽无法满足未来的通信量需求?

在这期间,英国邮政总局向康宁求助,希望能创造出一种纯净的玻璃光纤。他们的设计要求一根单模光纤的总衰减....
的头像 lhl545545 发表于 10-22 09:27 245次 阅读
用于传输数据和语音信号的带宽无法满足未来的通信量需求?

基于TMS320LF2407A和SST89C58芯片的电子式纸张抗张抗压试验机

在涉及到纸张检测的行业,诸如造纸、卷烟行业都需要对纸张的抗张、抗压进行高精度的测量。传统方法为提高力....
发表于 10-22 08:11 224次 阅读
基于TMS320LF2407A和SST89C58芯片的电子式纸张抗张抗压试验机

DSP教程之卷积的详细资料说明

卷积是将两个信号组合成第三个信号的数学方法。它是数字信号处理中最重要的技术之一。利用脉冲分解策略,系....
发表于 10-21 17:40 28次 阅读
DSP教程之卷积的详细资料说明

DSP教程之卷积性质的详细资料说明

线性系统的特性完全由系统的脉冲响应来确定,这是由卷积数学所控制的。这是许多信号处理技术的基础。例如:....
发表于 10-21 17:40 26次 阅读
DSP教程之卷积性质的详细资料说明

PDF文档 FPGA-DSP的高清视频图像系统设计与实现

发表于 10-21 10:34 609次 阅读
PDF文档 FPGA-DSP的高清视频图像系统设计与实现

5G基站发展建设现状及组网技术介绍

一、建设现状尽管5G技术尚未大规模商用,但已开始在美国,日本,欧洲和中国的大中型城市中进行部署,例如我国的上海,深圳和杭州...
发表于 10-12 16:21 0次 阅读
5G基站发展建设现状及组网技术介绍

DSP与GPRS的连接问题 如何将DSP与GPRS进行通信

如何将DSP与GPRS进行通信,实现手机APP上能读取DSP发送的数据 ...
发表于 09-29 09:30 167次 阅读
DSP与GPRS的连接问题 如何将DSP与GPRS进行通信

应用DSP的异步电机直接转矩控制系统

1 引 言     直接转矩控制是一种高性能的交流调速技术,它直接在定子坐标系下分析交流电机的数学模型,控制电动机的...
发表于 09-24 13:57 101次 阅读
应用DSP的异步电机直接转矩控制系统

如何用dsp实现外接键盘通过spi输入数据,并在数码管上显示

有偿!
发表于 09-23 15:21 38次 阅读
如何用dsp实现外接键盘通过spi输入数据,并在数码管上显示

FPGA+DSP SRIO通信与DSP端参数设置

DSP端参数设置使用的官方例程路径: ti\pdk_C6678_1_1_2_5\packages\ti\transport\ipc\examples\srioIpcBenchmark\de...
发表于 09-23 11:08 101次 阅读
FPGA+DSP SRIO通信与DSP端参数设置

DSP 仿真调试步骤基本要领

1. 仿真调试步骤 通过 USB 电缆连接仿真器至主机,操作方法如下: 确保设备全部处于断电状态。安装仿真器 JTAG 电缆,并...
发表于 09-22 10:45 101次 阅读
DSP 仿真调试步骤基本要领

DSP数字信号处理介绍

DSP概念 数字信号处理(Digital Signal Processing),简称DSP,是将信号以数字方式表示并处理的理论和技术,利用计算机或...
发表于 09-22 10:05 101次 阅读
DSP数字信号处理介绍

关于 DDR时序约束常见的ERROR问题

DDR时序约束常见的ERROR 时钟约束,在约束的模块中未找到定义的变量,这个一般是在IP核例化中出现,需要把原始文件加...
发表于 09-21 10:48 101次 阅读
关于 DDR时序约束常见的ERROR问题

个人学习经验,ARM、DSP、FPGA比较

学习CPU,首先就是要了解其指令集,然后了解去指令执行的方式,然后针对具体的芯片了解其外围电路,程序都是用C写的 对比应...
发表于 09-21 10:42 101次 阅读
个人学习经验,ARM、DSP、FPGA比较

LC75056PE 带Bongiovi DPS的汽车音响DSP

信息 LC75056PE是一款数字声音处理器,它将音频信号处理器,A / D,D / A和音量集成到单个芯片中,这是汽车音频DSP的先决条件。程序从内部闪存ROM下载到DSP RAM中。 硬件: 模拟输入(立体声) 模拟输入(单声道) ADC 24位 DAC 24位+ EVR 数字输入(IIS) 数字输出(IIS) 采样率转换器(SRC) 主微控制器串行接口 DSP(24位) 电源电压 逻辑(DSP):1.5V PLL电路:3.3V 晶体振荡,数字I / O电源:3.3V CODEC模拟电源:3.3V 电路图、引脚图和封装图...
发表于 04-18 20:26 168次 阅读
LC75056PE 带Bongiovi DPS的汽车音响DSP

THS1009 10 位 8MSPS ADC,具有双通道、并行 DSP/uP、通道自动扫描和低功耗

信息描述The THS1009 is a CMOS, low-power, 10-bit, 8 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers allow for programming the ADC into the desired mode. The THS1009 consists of two analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. The THS1009C is characterized for operation from 0°C to 70°C, and the THS1009I is characterized for operation from ...
发表于 04-18 20:10 40次 阅读
THS1009 10 位 8MSPS ADC,具有双通道、并行 DSP/uP、通道自动扫描和低功耗

TLV1572 10 位 1.25 MSPS ADC 单通道 DSP/(Q)SPI IF S 极低功耗自动断电功能

信息描述The TLV1572 is a high-speed 10-bit successive-approximation analog-to-digital converter (ADC) that operates from a single 2.7-V to 5.5-V power supply and is housed in a small 8-pin SOIC package.The TLV1572 accepts an analog input range from 0 to VCC and digitizes the input at a maximum 1.25 MSPS throughput rate. The power dissipation is only 8 mW with a 3-V supply or 25 mW with a 5-V supply. The device features an auto-powerdown mode that automatically powers down to 10 uA whenever a conversion is not performed. The TLV1572 communicates with digital microprocessors via a simple 3- or 4-wire serial port that interfaces directly to the Texas Instruments TMS320 DSPs and (Q)SPI compatible microcontrollers without using additional glue logic. Very high throughput rate, simple serial interface, SO-8 package, 3-V operation, and low power consumption make the TLV1572 an ideal choice for compact or remote high-speed systems.特性F...
发表于 04-18 20:09 48次 阅读
TLV1572 10 位 1.25 MSPS ADC 单通道 DSP/(Q)SPI IF S 极低功耗自动断电功能

TLV1578 8 通道 10 位 1.25MSPS ADC,具有 8 通道输出、DSP/SPI、硬件可配置、低功耗

信息描述The TLV1571/1578 is a 10-bit data acquisition system that combines an 8-channel input multiplexer (MUX), a high-speed 10-bit ADC, and a parallel interface. The device contains two on-chip control registers allowing control of channel selection, software conversion start, and power down via the bidirectional parallel port. The control registers can be set to a default mode by applying a dummy RD\ signal when WR\ is tied low. This allows the TLV1571/1578 to be configured by hardware. The MUX is independently accessible. This allows the user to insert a signal conditioning circuit such as an antialiasing filter or an amplifier, if required, between the MUX and the ADC. Therefore, one signal conditioning circuit can be used for all eight channels. The TLV1571 is a single channel analog input device with all the same functions as the TLV1578. The TLV1571/TLV1578 operates from a single 2.7-V to 5.5-V power supply. It accepts an ana...
发表于 04-18 20:09 37次 阅读
TLV1578 8 通道 10 位 1.25MSPS ADC,具有 8 通道输出、DSP/SPI、硬件可配置、低功耗

TLV1571 1 通道 10 位 1.25MSPS ADC,具有 8 通道输出、DSP/SPI、硬件可配置、低功耗

信息描述The TLV1571/1578 is a 10-bit data acquisition system that combines an 8-channel input multiplexer (MUX), a high-speed 10-bit ADC, and a parallel interface. The device contains two on-chip control registers allowing control of channel selection, software conversion start, and power down via the bidirectional parallel port. The control registers can be set to a default mode by applying a dummy RD\ signal when WR\ is tied low. This allows the TLV1571/1578 to be configured by hardware. The MUX is independently accessible. This allows the user to insert a signal conditioning circuit such as an antialiasing filter or an amplifier, if required, between the MUX and the ADC. Therefore, one signal conditioning circuit can be used for all eight channels. The TLV1571 is a single channel analog input device with all the same functions as the TLV1578. The TLV1571/TLV1578 operates from a single 2.7-V to 5.5-V power supply. It accepts an ana...
发表于 04-18 20:09 59次 阅读
TLV1571 1 通道 10 位 1.25MSPS ADC,具有 8 通道输出、DSP/SPI、硬件可配置、低功耗

TLV1548 10 位 85kSPS ADC 系列 输出,可编程供电/断电/转换速率,TMS320 DSP/SPI/QPSI Compat.,8 通道

信息描述The TLV1544 and TLV1548 are CMOS 10-bit switched-capacitor successive-approximation (SAR) analog-to-digital (A/D) converters. Each device has a chip select (CS\), input-output clock (I/O CLK), data input (DATA IN) and serial data output (DATA OUT) that provide a direct 4-wire synchronous serial peripheral interface (SPITM, QSPITM) port of a host microprocessor. When interfacing with a TMS320 DSP, an additional frame sync signal (FS) indicates the start of a serial data frame. The devices allow high-speed data transfers from the host. The (INV CLK)\ input provides further timing flexibility for the serial interface. In addition to a high-speed converter and versatile control capability, the device has an on-chip 11-channel multiplexer that can select any one of eight analog inputs or any one of three internal self-test voltages. The sample-and-hold function is automatic except for the extended sampling cycle,...
发表于 04-18 20:09 41次 阅读
TLV1548 10 位 85kSPS ADC 系列 输出,可编程供电/断电/转换速率,TMS320 DSP/SPI/QPSI Compat.,8 通道

TLV1544 10 位 85kSPS ADC 串行 输出,可编程供电/断电/转换速率,TMS320 DSP/SPI/QPSI 兼容,4 通道

信息描述The TLV1544 and TLV1548 are CMOS 10-bit switched-capacitor successive-approximation (SAR) analog-to-digital (A/D) converters. Each device has a chip select (CS\), input-output clock (I/O CLK), data input (DATA IN) and serial data output (DATA OUT) that provide a direct 4-wire synchronous serial peripheral interface (SPITM, QSPITM) port of a host microprocessor. When interfacing with a TMS320 DSP, an additional frame sync signal (FS) indicates the start of a serial data frame. The devices allow high-speed data transfers from the host. The (INV CLK)\ input provides further timing flexibility for the serial interface. In addition to a high-speed converter and versatile control capability, the device has an on-chip 11-channel multiplexer that can select any one of eight analog inputs or any one of three internal self-test voltages. The sample-and-hold function is automatic except for the extended sampling cycle,...
发表于 04-18 20:09 35次 阅读
TLV1544 10 位 85kSPS ADC 串行 输出,可编程供电/断电/转换速率,TMS320 DSP/SPI/QPSI 兼容,4 通道

TLV1570 10 位 1.25MSPS ADC 8 通道 DSP/(Q)SPI IF 可编程内部 基准、自动或 S/W 断电、极低功耗

信息描述The TLV1570 is a 10-bit data acquisition system that combines an 8-channel input multiplexer (MUX), a high-speed 10-bit ADC, an on-chip reference, and a high-speed serial interface. The device contains an on-chip control register allowing control of channel selection, conversion start, reference voltage levels, and power down via the serial port. The MUX is independently accessible, which allows the user to insert a signal conditioning circuit such as an antialiasing filter or an amplifier, if required, between the MUX and the ADC. Therefore one signal conditioning circuit can be used for all eight channels.The TLV1570 operates from a single 2.7-V to 5.5-V power supply. The device accepts an analog input range from 0 V to AVDD and digitizes the input at a maximum 1.25 MSPS throughput rate. Power dissipation is only 8 mW with a 2.7-V supply or 40 mW with a 5.5-V supply. The device features an autopower-down mode that automatically ...
发表于 04-18 20:09 44次 阅读
TLV1570 10 位 1.25MSPS ADC 8 通道 DSP/(Q)SPI IF 可编程内部 基准、自动或 S/W 断电、极低功耗

TLC1550 10 位,164kSPS ADC,并行输出、直接 I/F 到 DSP/uProcessor、10 通道

信息描述The TLC1550x and TLC1551 are data acquisition analog-to-digital converters (ADCs) using a 10-bit, switched-capacitor, successive-approximation network. A high-speed, 3-state parallel port directly interfaces to a digital signal processor (DSP) or microprocessor (µP) system data bus. D0 through D9 are the digital output terminals with D0 being the least significant bit (LSB). Separate power terminals for the analog and digital portions minimize noise pickup in the supply leads. Additionally, the digital power is divided into two parts to separate the lower current logic from the higher current bus drivers. An external clock can be applied to CLKIN to override the internal system clock if desired. The TLC1550I and TLC1551I are characterized for operation from –40°C to 85°C. The TLC1550M is characterized over the full military range of –55°C to 125°C.特性Power Dissipation...40 mW Max Advanced LinEPIC™ Single-Po...
发表于 04-18 20:07 70次 阅读
TLC1550 10 位,164kSPS ADC,并行输出、直接 I/F 到 DSP/uProcessor、10 通道

TLC1518 10 位 400kSPS ADC,具有串行输出、SPI/DSP 兼容接口、关断状态、8 通道

信息描述The TLC1518 and TLC1514 are a family of high-performance, 10-bit, low power, 1.4 us, CMOS SAR analog-to-digital converters (ADC) which operate from a single 5 V power supply. These devices have three digital inputs and a 3-state output [chip select (CS\), serial input-output clock (SCLK), serial data input (SDI), and serial data output (SDO)] that provide a direct 4-wire interface to the serial port of most popular host microprocessors (SPI interface). When interfaced with a DSP, a frame sync (FS) signal is used to indicate the start of a serial data frame. In addition to a high-speed A/D converter and versatile control capability, these devices have an on-chip analog multiplexer that can select any analog inputs or one of three internal self-test voltages. The sample-and-hold function is automatically started after the fourth SCLK edge (normal sampling) or can be controlled by a special pin, CSTART\, to extend the sampl...
发表于 04-18 20:07 99次 阅读
TLC1518 10 位 400kSPS ADC,具有串行输出、SPI/DSP 兼容接口、关断状态、8 通道

TLC1514 10 位 400kSPS ADC,具有串行输出、SPI/DSP 兼容接口、关断状态、4 通道

信息描述The TLC1518 and TLC1514 are a family of high-performance, 10-bit, low power, 1.4 us, CMOS SAR analog-to-digital converters (ADC) which operate from a single 5 V power supply. These devices have three digital inputs and a 3-state output [chip select (CS\), serial input-output clock (SCLK), serial data input (SDI), and serial data output (SDO)] that provide a direct 4-wire interface to the serial port of most popular host microprocessors (SPI interface). When interfaced with a DSP, a frame sync (FS) signal is used to indicate the start of a serial data frame. In addition to a high-speed A/D converter and versatile control capability, these devices have an on-chip analog multiplexer that can select any analog inputs or one of three internal self-test voltages. The sample-and-hold function is automatically started after the fourth SCLK edge (normal sampling) or can be controlled by a special pin, CSTART\, to extend the sampl...
发表于 04-18 20:07 98次 阅读
TLC1514 10 位 400kSPS ADC,具有串行输出、SPI/DSP 兼容接口、关断状态、4 通道

TLC1551 10 位,164kSPS ADC 并行输出,直接 I/F 至 DSP/微处理器,10 通道

信息描述The TLC1550x and TLC1551 are data acquisition analog-to-digital converters (ADCs) using a 10-bit, switched-capacitor, successive-approximation network. A high-speed, 3-state parallel port directly interfaces to a digital signal processor (DSP) or microprocessor (µP) system data bus. D0 through D9 are the digital output terminals with D0 being the least significant bit (LSB). Separate power terminals for the analog and digital portions minimize noise pickup in the supply leads. Additionally, the digital power is divided into two parts to separate the lower current logic from the higher current bus drivers. An external clock can be applied to CLKIN to override the internal system clock if desired. The TLC1550I and TLC1551I are characterized for operation from –40°C to 85°C. The TLC1550M is characterized over the full military range of –55°C to 125°C.特性Power Dissipation...40 mW Max Advanced LinEPIC™ Single-Po...
发表于 04-18 20:07 88次 阅读
TLC1551 10 位,164kSPS ADC 并行输出,直接 I/F 至 DSP/微处理器,10 通道

THS12082 12 位、8MSPS ADC,具有双通道、DSP/uP 接口、16X FIFO、通道自动扫描、低功耗

信息描述The THS12082 is a CMOS, low-power, 12-bit, 8 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers allow for programming the ADC into the desired mode. The THS12082 consists of two analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. An integrated 16 word deep FIFO allows the storage of data in order to take the load off of the processor connected to the ADC. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided.An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the appl...
发表于 04-18 20:06 175次 阅读
THS12082 12 位、8MSPS ADC,具有双通道、DSP/uP 接口、16X FIFO、通道自动扫描、低功耗

THS1209 12 位、8 MSPS ADC 双通道、DSP/uP 接口、通道自动扫描、低功耗

信息描述The THS1209 is a CMOS, low-power, 12-bit, 8 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers allow for programming the ADC into the desired mode. The THS1209 consists of two analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. The THS1209C is characterized for operation from 0°C to 70°C, and the THS1209I is characterized for operation from ...
发表于 04-18 20:06 181次 阅读
THS1209 12 位、8 MSPS ADC 双通道、DSP/uP 接口、通道自动扫描、低功耗

THS1207 12 位,6MSPS 同步采样四通道 ADC;包括并行 DSP/uP I/F 通道自动扫描

信息描述The THS1207 is a CMOS, low-power, 12-bit, 6 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers are used to program the ADC into the desired mode. The THS1207 consists of four analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential-inputs. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. The THS1207C is characterized for operation from 0°C to 70°C, the THS1207Iis characterized for operation from –40°...
发表于 04-18 20:05 231次 阅读
THS1207 12 位,6MSPS 同步采样四通道 ADC;包括并行 DSP/uP I/F 通道自动扫描

BELASIGNA R281 始终聆听,语音触发音频DSP系统

信息 BelaSigna®R281是一款超低功耗语音触发解决方案,适用于各种消费电子设备。在典型的应用中,BelaSigna R281“始终在聆听”。并且将检测单个用户训练的触发短语,当检测到该触发短语时断言唤醒信号。 “始终开启”。平均功耗小于300 uW的关键短语检测(不包括麦克风的功耗)可保持待机电池寿命。 BelaSigna R281是一款超小型解决方案,可同时提供采用5 mm x 5mm QFN32封装和2.42 mm x 2.74 mm WLCSP封装。它可以设计在单层PCB上,具有4 mil布线和最少量的外部元件。 需要一个外部的I C主控制器来配置器件进行操作。 超低功耗 卓越绩效 混合信号 Easy Design-In 优势特点 主要功能 久经考验的超低功耗数字信号处理(DSP)技术 •最初为助听器开发的音频DSP技术在以下方面具备所需的计算能力极低电流消耗 •...
发表于 04-18 19:42 103次 阅读
BELASIGNA R281 始终聆听,语音触发音频DSP系统

THS10082 具有双通道、并行 DSP/uP 接口、16X FIFO、通道自动扫描、低功耗的 10 位 8MSPS ADC

信息描述The THS10082 is a CMOS, low-power, 10-bit, 8 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers allow for programming the ADC into the desired mode. The THS10082 consists of two analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. An integrated 16 word deep FIFO allows the storage of data in order to take the load off of the processor connected to the ADC. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the app...
发表于 04-18 19:06 106次 阅读
THS10082 具有双通道、并行 DSP/uP 接口、16X FIFO、通道自动扫描、低功耗的 10 位 8MSPS ADC

THS1206 12 位 6MSPS ADC,具有四通道 (配置),DSP/uP IF,集成 16x FIFO、信道自动扫描功能和低功耗模式

信息描述The THS1206 is a CMOS, low-power, 12-bit, 6 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers are used to program the ADC into the desired mode. The THS1206 consists of four analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. An integrated 16 word deep FIFO allows the storage of data in order to take the load off of the processor connected to the ADC. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the applic...
发表于 04-18 19:06 116次 阅读
THS1206 12 位 6MSPS ADC,具有四通道 (配置),DSP/uP IF,集成 16x FIFO、信道自动扫描功能和低功耗模式

THS1007 10 位 6MSPS 同步采样四路通道 ADC;包含并行 DSP/uP I/F 通道 自动扫描

信息描述 The THS1007 is a CMOS, low-power, 10-bit, 6 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers are used to program the ADC into the desired mode. The THS1007 consists of four analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. The THS1007C is characterized for operation from 0°C to 70°C, and the THS1007I is characterized for operation from ...
发表于 04-18 19:06 94次 阅读
THS1007 10 位 6MSPS 同步采样四路通道 ADC;包含并行 DSP/uP I/F 通道 自动扫描

THS10064 10 位 6MSPS ADC,具有四通道 (可配置)、DSP/uP IF、集成 16x FIFO、通道 自动扫描和低功耗

信息描述The THS10064 is a CMOS, low-power, 10-bit, 6 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers are used to program the ADC into the desired mode. The THS10064 consists of four analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. An integrated 16 word deep FIFO allows the storage of data in order to improve data transfers to the processor. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. Two diffe...
发表于 04-18 19:06 106次 阅读
THS10064 10 位 6MSPS ADC,具有四通道 (可配置)、DSP/uP IF、集成 16x FIFO、通道 自动扫描和低功耗