0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

环路滤波器电阻值实现完整的 PLL 频率合成器所需的外部元件电路

lhl545545 来源:与非网 作者:与非网 2020-09-03 11:40 次阅读

场对更高带宽和更高数据速率的需求日益增加,系统频率和调制速率要求不断提高。随着应用进入消费市场,低功耗变得至关重要。在满足这些要求的同时,还需要保证:不会牺牲电气性能或功能。为了满足这些要求,除了改善进信噪比(SNR)、误码率(BER)和用户熟悉的优质服务外,还必须改善本地振荡器(LO)的相位噪声。

ADF5610 是一款集成式锁相环(PLL)和压控振荡器(VCO),充分体现了 ADI 致力于解决这些问题最终取得的成果。

频率覆盖范围

ADF5610 总共覆盖 8 个倍频,VCO 基波频率范围为 3.65 GHz 至 7.3 GHz,此频率可反馈给 PLL,以最小化相位噪声。单端输出(RFOUT)使基波频率翻倍,可提供 7.3 Ghz 至 14.6 GHz 频率,而差分输出通过使用 1/2/4/8/16/32/64/128 分频设置,同时支持 57 MHz 至 14.6 GHz 全频率范围。

环路滤波器电阻值实现完整的 PLL 频率合成器所需的外部元件电路

图 1. ADF5610 的功能框图。

ADF5610 的 VCO 架构可实现出色的宽带频率合成器性能,同时保持行业领先的相位噪声性能,在 10 GHz 、100 kHz 偏置时,标称开环相位噪声为–114 dBc/Hz。在仅使用一个无源环路滤波器的情况下,内部状态机就可以使频率建立时间低于 40 μs;除非需要更快的建立时间,否则无需使用额外的电路或查找表(LUT)。

适合转换器时钟应用的出色 PLL 性能

虽然 ADF5610 内部的锁相环(PLL)具有中等品质因数(FOM) –229 dBc/Hz(高电流模式下为–232 dBc/Hz),但考虑到 1/f 噪声(–129 dBc/Hz)和出色的 VCO 相位噪声特性,则可以实现低于 38 fs(1 kHz 至 100 MHz 集成限值)的 rms 抖动。因此,ADF5610 非常适合要求严苛的转换器时钟应用。环路滤波器电阻值应保持最小,以在高频率(100 MHz)范围内实现较低的热噪声。为了达到这个性能水平,必须使用超低噪声基准电压源。

图 2. RMS 抖动:8.0 GHz。

图 3. RMS 抖动:14.4 GHz。

通信仪器仪表 LO

除了很宽的频率覆盖范围、行业领先的相位噪声和极快的锁定时间之外,ADF5610 还具有其他特性,因此非常适合无线和仪器仪表应用。在这些应用中,ADF5610 一般作为本地振荡器使用。

24 位小数分辨率相当不错,与 ADF5610 的精确频率模式功能配合使用时,有可能实现零(0 Hz)误差频率生成。将 ADF5610 用作本地振荡器时,因为标称输出功率为 5 dBm,所以可以直接通过 RFOUT

端口驱动有源混频器,这样无需额外的放大电路,可以节省宝贵的电路板空间。采用单端方式使用时,差分分频器(PDIVOUT/NDIVOUT)的标称输出功率为 2 dBm,但是,在窄带应用中,可以通过低损耗巴伦或混合耦合器将差分进行组合,以实现 1~2dB 输出功率的增加。

如今低功耗非常重要,ADF5610 在低电流模式、禁用输出分频器时,只消耗低于 700 mW 的功率,即使在最坏情况(高性能模式,输出分频器设为 128 分频)下,其功耗稍高于 1 W。即使在低电流模式下,ADF5610 的相位噪声性能在同类产品中也处于领先水平,仅增加 2 dBc/Hz。

ADF5610 还具有出色的杂散性能,PFD 杂散低至 -105 dBc,带内未滤波的整数边界杂散标称值为 -45 dBc。

小尺寸

ADF5610 PLL/VCO 采用 7 mm × 7 mm、48 引脚基板栅格阵列(LGA)封装。工作时只需极少的外部去耦,因此可以使用小型解决方案实现出色性能。为实现最佳性能,建议使用优质低压降(LDO)稳压器,例如 ADM7150, LT3045/LT3042 或 HMC1060。VCO 需要 5 V 电源,其余的电路则使用 3.3 V 电轨供电。ADF5610 可以使用 ADI simPLL™进行仿真,以帮助用户设计实现完整的 PLL 频率合成器所需的适当外部元件电路。

结论

ADF5610 具备行业领先的频率覆盖范围、出色的相位噪声性能、高输出功率、低功耗和小尺寸,因此能够满足新通信和仪器仪表系统的严苛要求。
责任编辑:pj

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 频率合成器
    +关注

    关注

    5

    文章

    199

    浏览量

    32152
  • 分频器
    +关注

    关注

    43

    文章

    432

    浏览量

    49295
  • 混频器
    +关注

    关注

    10

    文章

    664

    浏览量

    45107
收藏 人收藏

    评论

    相关推荐

    色环电阻怎么看电阻值

    色环电阻是一种常见的电子元件,用于限制电流、分压、匹配阻抗等电路应用。它的工作原理是利用电阻材料的电阻特性,通过改变其长度、截面积和材料的
    的头像 发表于 12-01 14:00 758次阅读

    频率合成器的作用解读

    频率合成器是一种电路或设备,用于产生特定频率的信号。它的作用包括但不限于以下几个方面
    的头像 发表于 11-25 09:17 482次阅读

    环路滤波器采用有源滤波器还是无源滤波器

    环路滤波器采用有源滤波器还是无源滤波器? 首先,我们需要了解什么是环路滤波器
    的头像 发表于 10-30 10:56 582次阅读

    环路滤波器参数如何设置?如何设置滤波器的截止频率呢?

    环路滤波器参数如何设置?如何设置滤波器的截止频率呢? 环路滤波器是一种常见的
    的头像 发表于 10-30 10:46 1172次阅读

    关于相位锁定环(PLL)频率合成器的设计和分析

    本篇文章是关于相位锁定环(PLL)频率合成器的设计和分析,重点讨论了相位噪声和频率噪声的测量、建模和仿真方法。文章以设计一个假想的PLL
    的头像 发表于 10-26 15:30 564次阅读
    关于相位锁定环(<b class='flag-5'>PLL</b>)<b class='flag-5'>频率</b><b class='flag-5'>合成器</b>的设计和分析

    一种用DDS激励PLL的X波段频率合成器的设计方案

    电子发烧友网站提供《一种用DDS激励PLL的X波段频率合成器的设计方案.pdf》资料免费下载
    发表于 10-24 09:10 4次下载
    一种用DDS激励<b class='flag-5'>PLL</b>的X波段<b class='flag-5'>频率</b><b class='flag-5'>合成器</b>的设计方案

    基于ADF4111的锁相环频率合成器设计

    电子发烧友网站提供《基于ADF4111的锁相环频率合成器设计.pdf》资料免费下载
    发表于 10-20 14:45 0次下载
    基于ADF4111的锁相环<b class='flag-5'>频率</b><b class='flag-5'>合成器</b>设计

    pll锁相环的作用 pll锁相环的三种配置模式

    基本PLL锁相环、整数型频率合成器和分数型频率合成器。下面将详细介绍这三种模式的作用和特点。 第一种:基本
    的头像 发表于 10-13 17:39 1491次阅读

    如何调试锁相环频率合成器

    如何调试锁相环频率合成器?  锁相环频率合成器PLL)是电路中常见的一个模块,用于生成稳定的高
    的头像 发表于 09-02 15:06 563次阅读

    锁相环频率合成器的优缺点

    锁相环频率合成器的优缺点  锁相环频率合成器,又称为PLL(Phase Locked Loop),是一种广泛应用的
    的头像 发表于 09-02 14:59 1382次阅读

    系统的频域性能指标有哪些 频率合成器是如果影响系统指标的呢?

    我们常说频率合成器常被比作电子系统的“心脏”,那频率合成器是如果影响系统指标的呢?
    的头像 发表于 07-14 10:04 1303次阅读
    系统的频域性能指标有哪些 <b class='flag-5'>频率</b><b class='flag-5'>合成器</b>是如果影响系统指标的呢?

    AD9914数字频率合成器规格书

    AD9914BCPZ是一款直接数字频率合成器(DDS),内置一个12位数模转换器,目标工作速率最高达3.5 GSPS。该器件采用先进的DDS技术,连同高速、高性能数模转换器,构成数字可编程的完整高频
    发表于 07-05 15:10 0次下载

    数字频率合成器的作用

    数字频率合成器(Digital Frequency Synthesizer)是一种电子设备,用于生成精确的、可编程的高稳定度的频率信号。它的主要作用是在各种应用中提供精确的频率
    的头像 发表于 06-30 09:15 593次阅读

    咨询应用工程师:PLL频率合成器

    频率合成器在锁相环 (PLL) 中工作,其中相位/频率检测器 (PFD) 将反馈频率与参考频率
    的头像 发表于 06-17 14:59 838次阅读
    咨询应用工程师:<b class='flag-5'>PLL</b><b class='flag-5'>频率</b><b class='flag-5'>合成器</b>

    如何制作一个音频合成器

    合成器电路是能够使用电子设备产生音频信号的电路。现代合成器现在非常流行,因为它提供了制作优质音乐的便利性。您可能已经看到一些类似的合成器
    的头像 发表于 05-13 11:29 1347次阅读
    如何制作一个音频<b class='flag-5'>合成器</b>?