0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence的10Gbps多协议PHY研发成功,可与控制器进行无缝对接

牵手一起梦 来源:集微网 作者:六一 2020-05-14 15:36 次阅读

5月14日, Cadence宣布基于中芯国际14nm工艺的10Gbps多协议PHY研发成功,这是行业首个SMIC FinFET工艺上有成功测试芯片的多协议SerDes PHY IP。

据介绍,该多协议SerDes PHY IP具有很强的灵活性,在保证PPA不损失的情况下对设计进行了简化。它采用了Cadence经过大量量产验证的Torrent架构,可以有效的帮助客户降低产品风险,缩短产品上市时间。

图 1 测试芯片和实际运用场景模拟演示

这个PHY IP可以在单个macro上运行多种协议,支持从 1Gbps 到 10.3125Gbps的连续速率,适用于PCIe (Gen 1/2/3),USB 3.1 (Gen1/2),Display Port Tx v1.4,Embedded DisplayPort Tx v1.4b,JESD204b(max 10.3215Gbps),10GBase-R,XFI,SFP+,RXAUI,XAUI,QSGMII/SGMII,以及 SATA 3 (Gen 1/2/3) 等协议。PCS支持PIPE 4.2接口

Cadence多协议SerDes PHY IP的主要特性包括,独立链路的多协议支持、支持PCIe L1 sub-states、片上终端电阻自动校准、支持SRIS和内部SSC生成、支持多达16 通道(lanes)、支持分叉模式(bifurcation)、支持内外部时钟源动态检测、SCAN,BIST,串/并行环回功能。

这个多协议SerDes PHY IP可以快速、轻松地集成到SoC系统中,可以与Cadence 或第三方PIPE兼容的控制器进行无缝对接。多协议SerDes PHY IP为高要求运用的客户提供了一个低成本、多功能、低功耗的解决方案。不仅为SoC集成商提供卓越的性能与灵活性,同时能够满足高性能的设计要求。

除了10G多协议 SerDesPHY IP,Cadence 在2019年9月还发布了SMIC14nm工艺的DDR PHY IP,它采用SMIC自有标准库单元,支持DDR3/4/LPDDR3/4/X协议,最高速度可达4266Mbps。SMIC14nm DDR PHY IP 已经通过了各项功能和性能的验证,并且已经运用在多个客户的产品设计上。

Cadence表示,未来还会推出更多SMIC先进工艺的IP,以满足客户多样化的需求。

责任编辑:gt

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    446

    文章

    47759

    浏览量

    409055
  • 控制器
    +关注

    关注

    112

    文章

    15209

    浏览量

    171122
  • 多协议
    +关注

    关注

    0

    文章

    13

    浏览量

    10375
  • PCB打样
    +关注

    关注

    17

    文章

    2965

    浏览量

    21383
  • 可制造性设计

    关注

    10

    文章

    2063

    浏览量

    15306
  • 可制造性设计分析

    关注

    4

    文章

    866

    浏览量

    5628
收藏 人收藏

    评论

    相关推荐

    DDR phy内存控制器的作用是什么?

    随着 DFI MC-PHY 接口规范的推进,事情正朝着正确的方向发展。对于不熟悉 DFI 的人来说,这是一个行业标准,它定义了任何通用 MC 和 PHY 之间的接口信号和协议
    的头像 发表于 03-19 12:30 393次阅读

    开放式高实时高性能PLC控制器解决方案-基于米尔电子STM32MP135

    解决方案,通过发布开放式LogicLab Runtime SDK软件包,用户快速实现具备竞争力的PLC控制器产品,并且大幅降低了研发团队投入,为全面实现数字化智能化控制系统奠定坚实的
    发表于 03-07 20:06

    XMC4300从控制器与Spartan-6 FPGA兼容吗?

    我目前正在探索将英飞凌 XMC4300 从控制器与 Xilinx Spartan-6 FPGA 集成到我们项目中的兼容性和通信协议选项。 具体来说,我想了解 XMC4300 是否适用于促进我们在
    发表于 03-06 07:47

    进行OTA刷写成功进行复位,控制器不在进行工作的原因?

    现象:在进行OTA刷写成功进行复位,控制器不在进行工作。出现概率很小,不容易复现。 原因:通过测试发现是在
    发表于 02-01 07:36

    10BASE-T1L楼宇控制器如何助力实现可持续楼宇管理系统

    本文重点介绍在楼宇管理系统(BMSs)中使用以太网直接数字控制器(DDCs)(也称为楼宇控制器)的好处,并说明如何将10BASE-T1L协议融合到典型的BMS架构中。
    的头像 发表于 01-03 08:23 194次阅读
    <b class='flag-5'>10</b>BASE-T1L楼宇<b class='flag-5'>控制器</b>如何助力实现可持续楼宇管理系统

    英飞凌推出业界首款USB 10 Gbps外设控制器

    科技股份公司(FSE代码:IFX / OTCQX代码:IFNNY)现推出该系列的最新产品——EZ-USB™ FX10。这款半导体器件通过USB 10Gbps和LVDS接口提供高速连接,总带宽与上一代产品
    发表于 12-08 15:28 612次阅读
    英飞凌推出业界首款USB <b class='flag-5'>10</b> <b class='flag-5'>Gbps</b>外设<b class='flag-5'>控制器</b>

    喜讯:亿波达首款组合导航定位系统研发成功

    来源:亿波达,谢谢 编辑:感知芯视界 近日,苏州亿波达微系统技术有限公司(以下简称“亿波达”)首款工业级组合导航定位系统ENS152-3A研发成功。该产品在航向轴采用精度更高的陀螺仪,保证运载体航向
    的头像 发表于 11-27 09:28 427次阅读

    Cadence 完成收购 Rambus PHY IP 资产

    中国上海,2023 年 9 月 12 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布已完成此前宣布的收购活动,成功收购了 Rambus Inc. 公司的 SerDes
    的头像 发表于 09-12 10:10 337次阅读
    <b class='flag-5'>Cadence</b> 完成收购 Rambus <b class='flag-5'>PHY</b> IP 资产

    创意电子宣布5nm HBM3 PHY控制器经过硅验证,速度为8.4Gbps

    进行了展示。利用台积电业界领先的CoWoS®技术,平台包含功能齐全的HBM3控制器PHY IP以及供应商HBM3储存器。 Level4自动驾驶计算机所需的计算量呈爆炸式增长,因此车用处理器纷纷采用基于2.5D小芯片的架构和H
    的头像 发表于 09-07 17:37 297次阅读
    创意电子宣布5nm HBM3 <b class='flag-5'>PHY</b>和<b class='flag-5'>控制器</b>经过硅验证,速度为8.4<b class='flag-5'>Gbps</b>

    热打印机的组成,微控制器M487KMCAN在热打印机的应用

    M487KMCAN方案,以M487KMCAN单芯片作为核心控制器,内建2560KB FLASH存放大量字库。在通讯方面,透过UART串口或USB与计算机等上位机通讯,以UART串口连接蓝芽或WIFI
    发表于 08-25 08:02

    AMBA DDR、LPDDR和SDR动态内存控制器DMC-40技术参考手册

    DMC是由ARM开发、测试和许可的高级微控制器总线架构(AMBA)。 DMC是一种高性能、区域优化的SDRAM或移动SDR存储控制器,与AMBA AXI协议兼容。 您可以使用多个选项
    发表于 08-02 11:26

    Cadence收购Rambus SerDes和存储器接口PHY IP业务

    IP 业务达成最终协议,Rambus 是首屈一指的芯片和硅 IP 提供商,致力于提高数据速率和安全性。Rambus 将保留其数字 IP 业务,包括存储器和接口控制器以及安全 IP。通过拟定的此次技术
    的头像 发表于 07-28 17:11 1035次阅读

    VL822 USB 3.1 Gen 2集线器控制器简介

    VL822是USB 3.1 Gen 2集线器控制器,具有高度集成化、特定应用设计的特点。VL822具有1个上行端口和4个/2个下行端口,所有端口都支持10Gbps USB 3.1 Gen 2操作。
    的头像 发表于 07-20 09:16 719次阅读

    FPGA 控制 RGMII 接口 PHY芯片基础

    在时钟的边沿变化。因此如果不做额外处理,接收端无法稳定采样。为了解决这一问题,常见的做法是为时钟信号添加延时,使其边沿对准数据总线的稳定区间。可以在控制器端、PCB走线以及PHY芯片内部添加时钟偏移
    发表于 06-06 15:43

    求分享一个通道阀门控制器

    作为用于控制阀门的制动系统新项目的一部分。 我们正在寻找一个通道阀门控制器控制器封装集成功率部分(MOSFET),通过SPI(串行外设接
    发表于 05-24 08:05