0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

走线高速信号走线的九大规则

云创硬见 来源:云创硬见 作者:云创硬见 2020-02-14 11:53 次阅读

规则一:高速信号走线屏蔽规则

如上图所示:
在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。
建议屏蔽线,每1000mil,打孔接地。

规则二:高速信号的走线闭环规则
由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现这种失误,如下图所示:

时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

规则三:高速信号的走线开环规则
规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射,如下图所示:

时钟信号等高速信号网络,在多层的PCB走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加EMI的辐射强度。在设计中我们也要避免。

规则四:高速信号的特性阻抗连续规则
高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,如下图:

也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

规则五:高速PCB设计的布线方向规则
相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射,如下图:

相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

规则六:高速PCB设计中的拓扑结构规则
在高速PCB设计中有两个最为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。

如上图所示,就是我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几Mhz的情况下为益。高速的拓扑结构我们建议使用后端的星形对称结构。

规则七:走线长度的谐振规则

检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

规则八:回流路径规则

所有的高速信号必须有良好的回流路径。近可能的保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

规则九:器件的退耦电容摆放规则

退耦电容的摆放的位置非常的重要。不合理的摆放位置,是根本起不到退耦的效果。退耦电容的摆放的原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 信号
    +关注

    关注

    11

    文章

    2635

    浏览量

    75378
  • 走线
    +关注

    关注

    3

    文章

    112

    浏览量

    23321
  • 云创硬见
    +关注

    关注

    10

    文章

    11

    浏览量

    8150
收藏 人收藏

    评论

    相关推荐

    深圳恒兴隆|心机主轴:全方位让您的心机主轴更心.

    液压驱动主轴旋转。2、不同形式(1)高速主轴:适用于高速切削和轻质切削;(2)低速主轴:适用于高负载和高切削力的情况;(3)中速主轴:适用于通用切削条件。 二、如何选择合适的心机主轴?1、切削需求
    发表于 04-15 10:36

    AD9446 LVDS信号线的PCB线的差分对间等长有没有要求?

    我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线的PCB线的差分对间等长有没有要求?(PS:16对差分线,都做等长好复杂)谢谢!
    发表于 12-18 06:26

    PCB线不要随便拉

    、天桥环岛,每条道路的出现都是有它的详细规划,布线亦是如此。 1布线优先次序要求 a) 关键信号线优先:电源、摸拟小信号高速信号、时钟信号
    发表于 12-12 09:23

    PCB布线规则解析

    PCB布线规则解析 铺设通电信号的道路以连接各个器件,即PCB布线。在PCB设计中,布线是完成产品设计的重要步骤。PCB布线有些规则相关知识,用此文来和大家分享一番:
    发表于 11-14 16:06

    你能想象吗,传输线能控到多少阻抗还要看隔壁信号线的脸色?

    信号B不是地,只是一根信号,与它无瓜,就直接忽略,这样来算阻抗。 信号B就这样被你们忽略掉了?好歹它是实打实在PCB板上的线,是
    发表于 11-02 14:00

    PCB设计安规丨爬电距离与线规则

    标准强调了爬电距离的安全要求,这是为了防止器件间或器件和地之间打火从而威胁到人身安全。 本文主要针对PCB Layout中的爬电距离和线设计要求,做主要介绍。 一、爬电距离要求 1、输入交流
    发表于 10-31 16:45

    PCB中地线铺铜好还是线好点?

    PCB中地线,铺铜好还是线好点。是回路地,不是机壳地
    发表于 10-16 13:55

    高速信号线必须pcb外层吗?

    比如射频线或者一些高速信号线,必须多层板外层还是内层也可以
    发表于 10-07 08:22

    14条高速信号布局设计规则

    今天给大家分享的是:高速信号、14条高速信号布局设计规则
    的头像 发表于 09-07 09:19 510次阅读
    14条<b class='flag-5'>高速</b><b class='flag-5'>信号</b>布局设计<b class='flag-5'>规则</b>

    不懂就问,混压板上的线损耗该怎么算啊?

    一样,如果表层的线到参考层穿过了高速板材和普通板材两种介质,那么最终参考到L3层上面的普通板材之后,是不是损耗就变成了普通板材的损耗了? 不知道粉丝们是怎么想的,Owen的担心的确是有道理的,表层
    发表于 09-04 15:55

    PCB布线技巧升级:高速信号

    打孔换层,换层优先选择两边是GND的层面处理。尽量收发信号布线在不同层,如果空间有限,需收发信号线同层时,应加大收发信号之间的布线距离。
    发表于 08-01 18:02

    电路板断线了怎么办?如何修复刚柔结合电路板上断裂的线

    ,美工刀或手术刀,遮蔽胶带(如果切割的线很长),和一些薄铜箔。   识别切割痕迹   使用放大镜或显微镜仔细检查柔性电路板并识别切割/断裂的痕迹。切割走线可以识别为板上铜迹线中的间隙或断裂,在检查时可见
    发表于 07-31 16:01

    高速信号的走线闭环规则

    解决。 高速信号走线屏蔽规则 如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,则需要进
    的头像 发表于 05-22 09:15 879次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b>的走线闭环<b class='flag-5'>规则</b>

    PADS LAYOUT中如何打开或隐藏GND的线鼠线呢?

    PADS LAYOUT中如何打开或隐藏GND的线鼠线呢?
    发表于 04-28 16:42

    信号完整性基础—传输线(一)

    。比如,常见的DDR线设计中,一般都用电源层作为DDR信号的参考平面。   那么为什么大多数的设计仍然竭力寻求用GND作参考平面?第一,因为多数芯片设计中高速
    发表于 04-28 16:03