0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

工程师应该掌握的PCB叠层设计内容

黄工的嵌入式技术圈 来源:黄工的嵌入式技术圈 作者:黄工的嵌入式技术 2020-01-10 14:17 次阅读

转自:EDN电子技术设计

总的来说叠层设计主要要遵从两个规矩:

1. 每个走线层都必须有一个邻近的参考层(电源或地层);

2. 邻近的主电源层和地层要保持最小间距,以提供较大的耦合电容;

下面列出从两层板到八层板的叠层来进行示例讲解:

一、单面PCB板和双面PCB板的叠层

对于两层板来说,由于板层数量少,已经不存在叠层的问题。控制EMI辐射主要从布线和布局来考虑;

单层板和双层板的电磁兼容问题越来越突出。造成这种现象的主要原因就是因信号回路面积过大,不仅产生了较强的电磁辐射,而且使电路对外界干扰敏感。要改善线路的电磁兼容性,最简单的方法是减小关键信号的回路面积。

关键信号:从电磁兼容的角度考虑,关键信号主要指产生较强辐射的信号和对外界敏感的信号。能够产生较强辐射的信号一般是周期性信号,如时钟或地址的低位信号。对干扰敏感的信号是指那些电平较低的模拟信号。

单、双层板通常使用在低于10KHz的低频模拟设计中:

1)在同一层的电源走线以辐射状走线,并最小化线的长度总和;

2)走电源、地线时,相互靠近;在关键信号线边上布一条地线,这条地线应尽量靠近信号线。这样就形成了较小的回路面积,减小差模辐射对外界干扰的敏感度。当信号线的旁边加一条地线后,就形成了一个面积最小的回路,信号电流肯定会取到这个回路,而不是其它地线路径。

3)如果是双层线路板,可以在线路板的另一面,紧靠近信号线的下面,沿着信号线布一条地线,一线尽量宽些。这样形成的回路面积等于线路板的厚度乘以信号线的长度。

二、四层板的叠层

1. SIG-GND(PWR)-PWR (GND)-SIG;2. GND-SIG(PWR)-SIG(PWR)-GND;

对于以上两种叠层设计,潜在的问题是对于传统的1.6mm(62mil)板厚。层间距将会变得很大,不仅不利于控制阻抗,层间耦合及屏蔽;特别是电源地层之间间距很大,降低了板电容,不利于滤除噪声。

对于第一种方案,通常应用于板上芯片较多的情况。这种方案可得到较好的SI性能,对于EMI性能来说并不是很好,主要要通过走线及其他细节来控制。主要注意:地层放在信号最密集的信号层的相连层,有利于吸收和抑制辐射;增大板面积,体现20H规则。

对于第二种方案,通常应用于板上芯片密度足够低和芯片周围有足够面积(放置所要求的电源覆铜层)的场合。此种方案PCB的外层均为地层,中间两层均为信号 /电源层。信号层上的电源用宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也低,也可通过外层地屏蔽内层信号辐射。从EMI控制的角度看, 这是现有的最佳4层PCB结构。

注意:中间两层信号、电源混合层间距要拉开,走线方向垂直,避免出现串扰;适当控制板面积,体现20H规则;如果要控 制走线阻抗,上述方案要非常小心地将走线布置在电源和接地铺铜的下边。另外,电源或地层上的铺铜之间应尽可能地互连在一起,以确保DC和低频的连接性。

三、六层板的叠层

对于芯片密度较大、时钟频率较高的设计应考虑6层板的设计,推荐叠层方式:

1.SIG-GND-SIG-PWR-GND-SIG;对于这种方案,这种叠层方案可得到较好的信号完整性,信号层与接地层相邻,电源层和接地层配对,每个走线层的阻抗都可较好控制,且两个地层都是能良好的吸收磁力线。并且在电源、地层完整的情况下能为每个信号层都提供较好的回流路径。

2.GND-SIG-GND-PWR-SIG -GND;对于这种方案,该种方案只适用于器件密度不是很高的情况,这种叠层具有上面叠层的所有优点,并且这样顶层和底层的地平面比较完整,能作为一个较好的屏蔽层 来使用。需要注意的是电源层要靠近非主元件面的那一层,因为底层的平面会更完整。因此,EMI性能要比第一种方案好。

小结:对于六层板的方案,电源层与地层之间的间距应尽量减小,以获得好的电源、地耦合。但62mil的板厚,层间距虽然得到减小,还是不容易把主电源与地 层之间的间距控制得很小。对比第一种方案与第二种方案,第二种方案成本要大大增加。因此,我们叠层时通常选择第一种方案。设计时,遵循20H规则和镜像层 规则设计。

四、八层板的叠层

1、由于差的电磁吸收能力和大的电源阻抗导致这种不是一种好的叠层方式。它的结构如下:

1.Signal 1 元件面、微带走线层

2.Signal 2 内部微带走线层,较好的走线层(X方向)

3.Ground

4.Signal 3 带状线走线层,较好的走线层(Y方向)

5.Signal 4 带状线走线层

6.Power

7.Signal 5 内部微带走线层

8.Signal 6 微带走线层

2、是第三种叠层方式的变种,由于增加了参考层,具有较好的EMI性能,各信号层的特性阻抗可以很好的控制。

1.Signal 1 元件面、微带走线层,好的走线层

2.Ground 地层,较好的电磁波吸收能力

3.Signal 2 带状线走线层,好的走线层

4.Power 电源层,与下面的地层构成优秀的电磁吸收 5.Ground 地层

6.Signal 3 带状线走线层,好的走线层

7.Power 地层,具有较大的电源阻抗

8.Signal 4 微带走线层,好的走线层

3、最佳叠层方式,由于多层地参考平面的使用具有非常好的地磁吸收能力。

1.Signal 1 元件面、微带走线层,好的走线层

2.Ground 地层,较好的电磁波吸收能力

3.Signal 2 带状线走线层,好的走线层

4.Power 电源层,与下面的地层构成优秀的电磁吸收 5.Ground 地层

6.Signal 3 带状线走线层,好的走线层

7.Ground 地层,较好的电磁波吸收能力

8.Signal 4 微带走线层,好的走线层

对于如何选择设计用几层板和用什么方式的叠层,要根据板上信号网络的数量,器件密度,PIN密度,信号的频率,板的大小等许多因素。对于这些因素我们要综 合考虑。对于信号网络的数量越多,器件密度越大,PIN密度越大,信号的频率越高的设计应尽量采用多层板设计。为得到好的EMI性能最好保证每个信号层都 有自己的参考层。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22469

    浏览量

    385702
  • 工程师
    +关注

    关注

    59

    文章

    1553

    浏览量

    67495
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83216
  • 叠层
    +关注

    关注

    0

    文章

    27

    浏览量

    9743
  • 可制造性设计

    关注

    10

    文章

    2063

    浏览量

    15306
  • 华秋DFM
    +关注

    关注

    20

    文章

    3483

    浏览量

    3905
收藏 人收藏

    评论

    相关推荐

    如何入门硬件工程师

    想跨行业做硬件设计工程师应该如何学习规划呢
    发表于 03-17 21:49

    优秀电源工程师需要哪些必备技能?

    就带大家细数一下优秀电源工程师具备的那些技能。一、新手必备课程成为一名电源高手需要扎实的理论基础,涉及电路原理、语言编程和控制理论等多个学科领域。为了帮助大家更好地掌握电源开发相关的关键知识点,我们整理
    发表于 01-29 11:29

    用这份PCB设计实战手册,轻松搞定RK3588

    )、信号完整性等电气特性,也要考虑机械结构、大功耗芯片的散热问题等。 所以针对PCB的通用性布局,白皮书中给出的一些建议,对于很多小白工程师是非常有用的! RK3588 PCB
    发表于 12-25 14:38

    用这份PCB设计实战手册轻松搞定RK3588

    )、信号完整性等电气特性,也要考虑机械结构、大功耗芯片的散热问题等。 所以针对PCB的通用性布局,白皮书中给出的一些建议,对于很多小白工程师是非常有用的! RK3588 PCB
    发表于 12-25 14:32

    DDR电路的与阻抗设计!

    在8通孔板设计中,顶层信号 L1 的参考平面为 L2,底层信号 L8 的参考平面为 L7。 建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜
    发表于 12-25 13:48

    DDR电路的与阻抗设计

    在8通孔板设计中,顶层信号 L1 的参考平面为 L2,底层信号 L8 的参考平面为 L7。 建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜
    发表于 12-25 13:46

    硬件工程师需要了解主机厂的标准吗?

    公司最近购买了GMW14082-2010通用汽车的标准,要求硬件工程师进行阅读。我有点不清楚这个标准的作用对于我们来说有什么用,里面的内容需要全部都掌握吗?还是只要知道其中一些关键点就行?
    发表于 11-23 15:03

    FPGA工程师需要具备哪些技能?

    的状态机以及高级逻辑电路。 FPGA工程师需要熟练掌握HDL语言,并能够根据需要灵活使用这些语言。他们需要知道如何将各种逻辑电路和存储器组合在一起,以实现所需的功能。同时,FPGA工程师还需要
    发表于 11-09 11:03

    电子工程师需要掌握的20个模拟电路的详细分析

    电子工程师需要掌握的20个模拟电路的详细分析
    发表于 09-28 06:22

    电子工程师必须掌握的20个模拟电路详细分析

    本文档的主要内容详细介绍的是硬件工程师必须掌握的20个重要模拟电路的概述和参考答案以及详细分析
    发表于 09-27 08:22

    当不同工程师到了退休年龄,都在做什么?#搞笑 #内容过于真实 #电子 #工程师 #扬兴科技

    电子工程师扬兴科技
    扬兴科技
    发布于 :2023年09月01日 15:23:09

    热门推荐:硬件工程师必备工具

    ,以及长期可靠使用的至关重要的因素。 在这些过程中,对硬件工程师能否仔细检查出PCB和PCBA的设计隐患,排查潜在的生产风险,就显得尤为重要,那么本文将带大家深入了解这部分的内容。 一、协助硬件开发
    发表于 06-21 10:15

    工程师走访华秋深圳 PCB 工厂,观摩高可靠板制造流程

    6月11日,来自硬十、是德、灵明光子、兆易创新、汇顶科技、中诺通讯等公司的近20位工程师走访了华秋深圳PCB工厂。华秋工艺经理余宁带领考察团参观了工厂的生产线,近距离观摩了PCB的制造流程。 参观
    发表于 06-16 11:37

    DDR跑不到速率,调整下PCB就搞掂了?

    方案。因为本来就只有1拖2的2个DDR颗粒的拓扑,正常来说都比较好做,工程师在走线上也参考了之前内部培训的设计方法,照道理不应该出问题啊! 雷豹是个直直的仿真爱好者,这时候他也先不管怎么去优化,也
    发表于 06-02 15:32

    高频高速PCB设计中的阻抗匹配,你了解多少?

    和PCBA装配分析神器——华秋DFM,它是华秋电子自主研发的PCB可制造性分析软件 ,作为一款免费的国产软件,它可以自动生成图,也可以手动填写层数、板厚、铜厚,用
    发表于 05-26 11:30