0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

西部数据最新发布两款免费开放的自主RISC-V核心

独爱72H 来源:快科技 作者:快科技 2019-12-16 16:48 次阅读

(文章来源:快科技

说起西部数据,大家第一个想到的肯定是硬盘,但其实在CPU处理器领域,西数也是钻研颇深,2018年底就发布了基于RISC-V指令集的自主通用架构SweRV、开源的SweRV指令集模拟器(ISS),并向第三方芯片厂商开放。西数SweRV是一种32位顺序执行架构,双路超标量设计,9级流水线,支持SMT同步多线程。

第一个版本Swe Core EH1采用台积电28nm工艺制造,运行频率高达1.8GHz,模拟性能可达4.9 CoreMark/MHz,略高于ARM A15。西数发布了两款新的SweRV核心产品SweRV Core EH2、SweRV Core EL2,都属于微控制器专用CPU。

SweRV Core EH2基本架构不变,工艺升级为台积电16nm FinFET造,以获得性能、功耗、面积的最佳平衡,模拟性能提升29%达到6.3 CoreMark/MHz,内核面积缩小39%仅为0.067平方毫米。它依然可用于SSD控制器等领域,而更强的性能、更小的面积使其应用潜力更大。

SweRV Core EL2是一个超级精简版,还是32位顺序架构、16nm工艺,但改成单路超标量、4级流水线、单线程,内核面积只有区区0.023平方毫米,性能约3.6 CoreMarks/MHz。它主要用于取代控制器SoC中的时序逻辑、状态机,它们都必须尽可能的小。

西数表示,EH1、EH2、EL2核心都会在近期出现在大量产品中,但没有透露具体名单(或许自家SSD主控?),而这些核心都会继续对外开放,以壮大RISC-V的生态。此外,西数还发布了基于以太网OminXtend的缓存一致性技术的硬件参考设计,开发者可引入自己的芯片设计中,比如GPUFPGA机器学习加速器等等。

西数已将此设计交给芯片联盟(Chips Alliance),后者今后将负责OmniXtend协议的进一步开发。
(责任编辑:fqj)

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 西部数据
    +关注

    关注

    5

    文章

    488

    浏览量

    45719
  • RISC-V
    +关注

    关注

    41

    文章

    1897

    浏览量

    45044
收藏 人收藏

    评论

    相关推荐

    RISC-V 基础学习:RISC-V 基础介绍

    是什么? RISC-V 是一套开放许可证书、免费的、由基金维护的、一个整数运算指令集外加多个扩展指令集的CPU 结构规范(ISA)。 整数运算指令集 + 扩展指令集 任何硬件开发商或者组织都可以
    发表于 03-12 10:25

    RISC-V开放架构设计之道|阅读体验】+ 阅读深体验

    本人没有芯片设计,或者指令集方面较深的基础知识,不过认真看这本书也令我学到了不少。 书中一开始便提到RISC-V的目标是称为一通用的指令集架构:需要适合设计各种规模的处理器,能兼容各种流行的软件栈
    发表于 03-05 22:01

    RISC-V开放架构设计之道|阅读体验】+ 阅读初体验

    这本书确实不是简单的书,位作者都曾参与RISC-V的研发设计,而几位译者及审校者则都与中科院计算技术研究所相关,可见这本书的质量肯定不低! 看到书中说,最好是了解过至少一指令集,否则建议先阅读
    发表于 03-05 20:54

    RISC-V开放架构设计之道|阅读体验】一本别出心裁的RISC-V架构之书(第一章)

    RISC-V开放架构设计之道|阅读体验】一本别出心裁的RISC-V架构之书(第一章) 申请这本书的时候就看到了书评中有几点吸引我,让我希望拜读一下: 本书的作者是RISC-V架构的作
    发表于 01-24 19:06

    RISC-V开放架构设计之道|阅读体验】 RISC-V设计必备之案头小册

    有幸参加发烧友电子的论坛评测,这天收到了这本需要评测的书籍《RISC-V开放架构设计之道》,全书简单讲了RISC-V指令集中目前已经完善的几个指令集部分,并展望了未来可能会在指令集
    发表于 01-22 16:24

    RISC-V开放架构设计之道|阅读体验】一本好书,开卷有益

    收到了寄来的书本《RISC-V开放架构设计之道》,首先表示感谢。书的封面经典名画蒙娜丽莎,蕴含这本书的迷人与优雅。下面让我们一睹为快。 书的开篇介绍了位作者David Patterson
    发表于 01-21 17:03

    256核!赛昉发布全新RISC-V众核子系统IP平台

    相继推出两款高性能RISC-V CPU Core IP——主打极致性能的昉·天枢-90(Dubhe-90)和主打高能效比的昉·天枢-80(Dubhe-80),一片上一致性互联IP——昉·星链-500
    发表于 11-29 13:37

    青稞RISC-V通用系列MCU一览

    产品概述 CH32V、CH32X系列MCU采用自研的青稞RISC-V内核,基于蓬勃发展的RISC-V开源指令集架构,针对低功耗和高速响应等应用优化扩展,免费配套IDE等开发工具软件,免
    发表于 10-11 09:56

    RISC-V:由全球社区支持的开放标准,为所有人提供开放计算

    /risc-v-an-open-standard-backed-by-a-global-community-to-enable-open-computing-for-all/ 小编备注:以下为机器翻译,并附带原文。这篇文章可以作为对过去几天美国议员相关言论以及对RISC-V
    发表于 10-10 11:45

    备胎的RISC-V在努力,又将走向何方

    ”主意的,并不只是中国芯片公司。 如今的RISC-V基金会可谓群星云集,除了在社区时期就已入局的谷歌、IBM等,现在还有英伟达、镁光、恩智浦、西部数据,加上受Arm“迫害”最严重的高通,芯片设计公司转投
    发表于 09-30 12:28

    大架构RISC-V 和 ARM 的各种关系

    一、RISC-V 和 ARM 的相似之处 RISC-V 和 ARM 基本上都是 RISC(精简指令集计算机)。RISC-V 和 ARM 都使用加载-存储架构。意思是
    发表于 06-21 20:31

    RISC-V,正在摆脱低端

    应用于HPC、数据中心、PC等场景。昉·天枢是当前可交付的最高性能的RISC-V处理器内核,性能对标Arm Cortex A76。在芯片方面,赛昉科技推出了全球首面向PC应用的高性能RISC
    发表于 05-30 14:11

    我所知道的国内具有RISC-V内核的MCU

    列单片机可使用MounRiver Studio(MRS)进行开发。 2、GD32VF103系列:兆易创新作为国产MCU比较大的一个厂家,其早就推出了RISC-V内核的单片机GD32VF103系列。兆易创新发布
    发表于 05-14 09:18

    谈一谈RISC-V架构的优势和特点

    RISC-V是基于精简指令集计算(RISC)原理建立的开放指令集架构,是一种与X86,ARM并列的一种计算指令集架构。RISC是一个开放的芯
    发表于 05-14 09:05

    RISC-V入云!赛昉科技联合中国电信完成首个RISC-V云原生轻量级虚拟机验证

    构建RISC-V云计算生态领先优势的关键一环,有助于推动中国电信引领RISC-V上云,实现数据中心基础设施自主可控、降低算力成本等目标。中国电信将深耕云计算领域,依托云计算技术策源地,
    发表于 05-11 14:08