0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

从时钟引脚进入FPGA后在内部传播路径

FPGA开源工作室 来源:未知 作者:刘勇 2019-09-10 15:12 次阅读

时钟网络反映了时钟从时钟引脚进入FPGA后在FPGA内部的传播路径。

报告时钟网络命令可以从以下位置运行:

A,VivadoIDE中的Flow Navigator;

B,Tcl命令:report_clock_networks -name {network_1}

报告时钟网络提供设计中时钟树的树视图。 见图1。每个时钟树显示从源到端点的时钟网络,端点按类型排序。

1 时钟网络

时钟树:

显示由用户定义或由工具自动生成的时钟。

报告从I / O端口加载的时钟。

注意:完整的时钟树仅在报告的GUI形式中详细说明。此报告的文本版本仅显示时钟根的名称。

可用于查找驱动其他BUFGsBUFGs

显示驱动非时钟负载的时钟。

例:以vivado自带的例子wavegen为例。点击SynthesisReport CLock Networks如图2所示。

2 Report clock Networks

如图3所示,时钟clk_pin_p从输入引脚输入之后,经过IBUFDS,再通过MMCM生成时钟,同时显示了各个时钟的频率。如果我们未添加时钟约束,报告将显示Unconstrained(未约束的时钟,root clock).可以选中未约束的时钟右击选择Create Clock创建时钟。

3 时钟网络


	

原文标题:【vivado约束学习三】 时钟网络分析

文章出处:【微信公众号:FPGA开源工作室】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1602

    文章

    21309

    浏览量

    593122

原文标题:【vivado约束学习三】 时钟网络分析

文章出处:【微信号:leezym0317,微信公众号:FPGA开源工作室】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    m480在spiflash跑程序要比在内部flash跑慢100倍是为什么?

    在spiflash跑要比在内部flash要慢100倍。cache打开和不开速度都是一样。遇到的,指点一下
    发表于 01-16 08:10

    stm8l151在内部低速时钟能够使用spi和串口吗?

    有没有大神遇到过,能不能实现这个目的。在内部低速时钟能够使用spi和串口吗?
    发表于 04-24 06:02

    FPGA实战演练逻辑篇56:VGA驱动接口时序设计之3时钟约束

    是PCB走线产生的延时。再来看数据路径,数据首先进入源寄存器的输入端口,在源寄存器内部经过延时Tco,接着数据源寄存器的输出端口到
    发表于 07-30 22:07

    转: LCD-显示英文(字模在内部Flash)

    /1i574oPv 密码:r3s3(硬石YS-F1Pro开发板HAL库例程持续更新\1. 软件设计之基本裸机例程(HAL库版本)\YSF1_HAL-039. LCD-显示英文(字模在内部Flash))
    发表于 06-13 10:50

    AD9254的时钟配置可以直接使用FPGA差分时钟引脚引出的时钟信号吗

    在设计中想用上AD9254作为ADC,在设计过程中发现datasheet内部提供了多种时钟设计方案,由于设计的限制,想要省去所有方案中均推荐使用的AD951x芯片,请问是否有曾经使用过该款AD的同仁,使用直接
    发表于 11-02 09:14

    可以在FPGA内部使用CCLK时钟作为FPGA和电路板的主时钟吗?

    走线将CCLK输出引脚连接到另一个FPGA I / O引脚,还是可以在内部连接到它?我没有看到有CCLK的原理图库部件。有没有办法做到这一点?谢谢你,-J以上来自于谷歌翻译以下为原文I
    发表于 05-07 13:40

    使用DCM在内部生成参考时钟频率有问题吗?

    和MGTREFCLK0N_101接地。理想情况下,GTP的参考时钟通过这些参考时钟输入引脚给出。但由于这些是接地的,我们计划使用DCM在内部生成参考
    发表于 07-23 13:11

    请问中文字库可以放在内部flsah里面吗?

    中文字库可不可以放在内部flsah里面的
    发表于 10-28 03:30

    怎么在内部EEPROM上测试读写功能?

    我使用MPLAB 8与HiTICE编译器Lite版本9.86在PIC16F86上。我试着在内部EEPROM上测试读写功能。在下面的代码中,我可以发现,EEPROM一旦写入,就不会得到更新。有人建议我在下面的代码。我还测试了EEPROM测试验证程序。这里也没有工作。我已经在调试器模式下附加了输出文件。
    发表于 03-18 10:12

    怎么写一个文件保存在内部NVM?

    HI论坛,我一直试图写一个文件保存在内部NVM。与此并行,我的UC被配置为USB MSD。这很好,我甚至可以写文件。问题是我必须断开设备与USB的连接并重新连接才能看到文件中的变化。FS库中,我
    发表于 04-06 10:49

    STM32U575CIT6Q和VDDUSB,如果VDDUSB在内部连接到VDD那么这是否意味着VDD >= 3V?

    我希望在 USB 项目中使用 STM32U575CIT6Q。随处可见的文档都提到了 VDDUSB,但 LQFP48 封装上似乎没有该引脚。它只是在内部连接到 VDD 吗?数据表似乎显示 OTG FS
    发表于 02-01 08:09

    iMXRT1064内部闪存与仅在内部可用的FlexSPI2相关联是否正确?

    MCUXpresso 配置工具中我只看到一个 FlexSPI 外设(有 2 条总线,A 和 B)。假设内部闪存与仅在内部可用的 FlexSPI2 相关联是否正确?或者是 FlexSPI(B)?关于引导:我们需要
    发表于 03-28 08:14

    使用NUC505内部代码来播放存储在内部SPI闪光中的WAV文件

    : NuTiny-EVB-NUC505 V1.6 此样本代码使用 NUC505 内部代码来播放存储在内部 SPI 闪光中的 WAV 文件 。 用户需要先存储 WAV 文件, 然后 config. h 修改 WAVFile_
    发表于 08-23 08:24

    m480在spiflash跑要比在内部flash跑慢100倍是为什么?

    在spiflash跑要比在内部flash要慢100倍。cache打开和不开速度都是一样。遇到的,指点一下
    发表于 08-29 08:20

    浅谈FPGA内部时钟网络设计

    时钟网络反映了时钟时钟引脚进入FPGA后在FPGA
    的头像 发表于 11-29 09:41 2590次阅读