0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电研发副总裁黄汉森:2050年晶体管将缩小到氢原子尺度,即0.1nm

DPVg_AI_era 来源:lq 2019-09-01 07:53 次阅读

台积电研发负责人Phillip Wong近日在硅谷举行的Hot Chips会议上表示,摩尔定律没死,依然有效且状况良好,并表示随着新技术的进步,到2050年晶体管做到0.1纳米,约等于氢原子的大小。

“毋庸置疑,摩尔定律依然有效且状况良好,它没有死掉,没有减速,也没有生病。”

台积电研发负责人Philip Wong(黄汉森)在Hot chips大会上表示,他展示了台积电对芯片技术的前瞻,称到2050年,晶体管将缩小到氢原子尺度,即0.1nm。

黄汉森去年8月开始担任台积电企业研究副总裁,在此之前他是斯坦福大学电机工程学系教授,擅长新形态的存储技术研究,在学术界拥有很高声望。

Philip Wong

黄汉森在Hot Chips大会上演讲的题目是:“下一个半导体工艺节点会给我们带来什么?”,他还详细介绍了其他芯片技术的发展,比如将内存放在处理器的正上方,他预计这将提高性能。

对摩尔定律非常乐观,台积电提出芯片进展的三大方向 摩尔定律预测,集成电路上可容纳的晶体管数量,约每隔 18 个月便会增加一倍,性能也将提升一倍(即更多的晶体管使其更快)。

不过,如何以最有经济效益的方法将数十亿个晶体管放在一颗芯片中,成为当前芯片制造遇到的最大挑战,所以近年来有不少人认为摩尔定律逼近了物理极限并开始放缓。

英特尔一直在努力研发先进制程,但从整个行业来看,单个晶体管的价格不再继续下降。这就限制了新的制造工艺只能用于高端、高成本的芯片。过去芯片行业的好日子已经一去不复返了,那时芯片的时钟速度提高,功耗却没有受到任何影响。

因此,芯片制造业出现悲观主义者也就不足为奇。

黄汉森预计,处理器将由不同芯片元件3D堆叠组成,而在当前这些元件通常是分开的。这将意味着芯片获得更小的尺寸和更高的性能。

不过,作为晶圆代工龙头的台积电却非常乐观。黄汉森表示,摩尔定律进展良好,并大胆地预测了到2050年的进展,尽管他没有提供任何详细的计划。

摩尔定律以及芯片进展的其他方面都状况良好 Real World Technologies的分析师David Kanter则更为谨慎。由于台积电现在与英特尔已经是并列,而不是在英特尔之后,台积电不得不承担更多的领导责任,加大研发投入,因此听到该公司如此乐观并不令人意外。但谈到芯片的进步,黄汉森对一些实际问题避而不谈,比如缩小晶体管的速度放缓,以及制造最新一代产品的成本增加。

根本性的改进 “我们期待看到更多不同方向的创新,这将为行业提供持续的利益。”黄汉森说:“这就是我们关心的。”

黄汉森表示,芯片技术的元件正在缩小到极小的尺寸

关于未来的技术路线,Philip Wong 认为像碳纳米管(1.2nm 尺度),2D层状材料等可以将晶体管变得更快,尺寸更小;同时,相变内存(PRAM),旋转力矩转移随机存取内存(STT-RAM)等会直接和处理器封装在一起,缩小体积,加快数据传递速度;此外还有3D 堆叠封装技术。

具体而言,黄汉森就未来的发展方向提出若干观点:

新技术将使晶体管更快、更小。长期以来一直在考虑的一项技术——碳纳米管,现在正变得切实可行。另一种是被称为2D层状材料的材料,可以通过让电子更容易地流过芯片来提供类似的增强。

一些新的内存技术将直接构建到处理器中,而不是作为单独的芯片连接。这种快速连接将极大地提高性能,因为芯片上的逻辑电路(处理数据的部分)将更快地获得所需的数据,因此不必有太多闲置时间。

3D堆叠技术将意味着,如今孤立的计算机处理器功能可以被夹在多个层中,与高速数据通路相连。

“在这些系统中,多层逻辑和内存以细粒度的方式集成,连接性是关键,”黄汉森说。

分析师Nathan Brookwood表示,尽管黄汉森对碳纳米管等技术非常关注,但不认为台积电本身在现阶段会押注于任何特定的新技术。

新的计算机内存技术将取得进展

不过,黄汉森强调,除了硬件,软件算法也需要迎头赶上。一旦实现了这一点,芯片的进步将提供更好的计算设备。这是至关重要的,黄汉森说:“社会对先进技术的需求是无止境的。” 接下来,新智元带来黄汉森在Hot Chip 2019主旨演讲的完整PPT,附精编解读。 台积电Hot Chips大会演讲精编(附PPT)

摩尔定律讲的是元件密度,这是高性能计算的主要驱动力。

从对数图上看,摩尔定律不但没有死,而且活的很好,晶体管密度还在增加,而且在可预见的未来内还会继续增加,至于时钟速度和运行效率等人们同样关心的新属性,实际上超出了摩尔定律的范围。

进入AI5G时代,“内存墙”问题日益突出,海量数据的流动和转移的需求越来越高,内存访问决定了计算的能源效率。

深度神经网络需要大量的内存容量,而且内存紧缺的问题将来还会更加突出。芯片上需要更多数量的SRAM,但永远都不够,重要的是什么样的内存。

现有的系统中,大部分都是2D和2.5D,用的是TSV,我们需要再向前迈进一步,进入3D。

而下一步就是Beyond 3D,它实现了逻辑和内存的多层整合,在纳米级尺度上实现了高密度的TSV工艺,即“N3XT级”系统。

下一代内存需要具备高带宽、高容量,而且需要在片上。

研究表明,具备上述条件的内存可以使系统级收益增加近2000倍,当然,以现有技术很难实现。在上层很难构建高性能晶体管,因为制造时需要1000度高温条件,内存层会融化。

要想实现上面说的理想的系统,需要超薄的设备层和较低的制造温度。 近年来,晶体管技术实现了不少进步,出现了2D层材料过度金属设计,1D碳纳米管设计等,这些材料非常轻薄,大大降低了晶体管的沟道宽度,但仍保持高迁移率水平。

实现内存与逻辑平台在3D架构下的整合,让晶体管与制造技术的进步成为一个连续的统一体。

而要实现这一目标,各自为战是不行的。这需要系统工程师和开发人员的密切合作,需要硬件设备制造技术和需求的更紧密的交流,需要学术界与产业界建立更加紧密的联系。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47769

    浏览量

    409072
  • 台积电
    +关注

    关注

    43

    文章

    5274

    浏览量

    164791
  • 晶体管
    +关注

    关注

    76

    文章

    9053

    浏览量

    135178

原文标题:台积电研发副总裁黄汉森:2050年晶体管能做到0.1纳米,氢原子尺度!

文章出处:【微信号:AI_era,微信公众号:新智元】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    战略调整:冲刺2nm,大扩产.

    行业芯事
    深圳市浮思特科技有限公司
    发布于 :2024年03月26日 16:34:54

    晶体管Ⅴbe扩散现象是什么?

    晶体管并联时,当需要非常大的电流时,可以几个晶体管并联使用。因为存在VBE扩散现象,有必要在每一个晶体管的发射极上串联一个小电阻。电阻R用以保证流过每个
    发表于 01-26 23:07

    TÜV莱茵太阳能部副总裁一行莅临古瑞瓦特

    TÜV莱茵太阳能部副总裁一行莅临古瑞瓦特 1月17日,德国莱茵TÜV(以下简称"TÜV莱茵")集团太阳能与商业产品服务部全球副总裁Mr. Frank Piller,大中华区产品服务事业群副总裁
    的头像 发表于 01-19 18:09 624次阅读
    TÜV莱茵太阳能部<b class='flag-5'>副总裁</b>一行莅临古瑞瓦特

    有什么方法可以提高晶体管的开关速度呢?

    在其内部移动的时间越短,从而提高开关速度。因此,随着技术的进步,晶体管的尺寸不断缩小。例如,从70纳米(nm缩小到现在的7纳米。 2. 新材料:研究人员一直在研究新材料,以替代传统的
    的头像 发表于 01-12 11:18 493次阅读

    英特尔:2030年前实现单个封装内集成1万亿个晶体管

    12月9日,英特尔在IEDM 2023(2023 IEEE 国际电子器件会议)上展示了使用背面电源触点将晶体管缩小到1纳米及以上范围的关键技术。英特尔表示将在2030年前实现在单个封装内集成1万亿个晶体管
    的头像 发表于 12-28 13:58 299次阅读

    晶体管是怎么做得越来越小的?

    上次我的文章解释了所谓的7nm不是真的7nm,是在实际线宽无法大幅缩小的前提下,通过改变晶体管结构的方式缩小
    的头像 发表于 12-19 16:29 300次阅读
    <b class='flag-5'>晶体管</b>是怎么做得越来越小的?

    探讨晶体管尺寸缩小的原理

    从平面晶体管结构(Planar)到立体的FinFET结构,我们比较容易理解晶体管尺寸缩小的原理。
    发表于 12-02 14:04 344次阅读
    探讨<b class='flag-5'>晶体管</b>尺寸<b class='flag-5'>缩小</b>的原理

    光学3D表面轮廓仪超0.1nm纵向分辨能力,让显微形貌分毫毕现

    在工业应用中,光学3D表面轮廓仪超0.1nm的纵向分辨能力能够高精度测量物体的表面形貌,可用于质量控制、表面工程和纳米制造等领域。与其它表面形貌测量方法相比,SuperViewW系列光学3D表面
    发表于 11-29 10:04 0次下载

    光学3D表面轮廓仪超0.1nm纵向分辨能力,让显微形貌分毫毕现

    成像技术、连续相移扫描技术三大独特技术,能够滤除光源不均匀带来的误差,以超越0.1nm的纵向分辨能力,让显微形貌分毫毕现;以优于0.1%的台阶测量重复性,让测量数据
    的头像 发表于 11-28 10:59 305次阅读
    光学3D表面轮廓仪超<b class='flag-5'>0.1nm</b>纵向分辨能力,让显微形貌分毫毕现

    如何选择分立晶体管

    来至网友的提问:如何选择分立晶体管
    发表于 11-24 08:16

    线路板的最小线宽和线距能缩小到多少?

    线路板的最小线宽和线距能缩小到多少?
    的头像 发表于 11-15 11:03 474次阅读

    晶体管详细介绍

    专业图书47-《新概念模拟电路》t-I晶体管
    发表于 09-28 08:04

    不同类型的晶体管及其功能

    ——只占少数。PNP晶体管则相反。在PNP晶体管中,载流子大多数为空穴。BJT 晶体管有两种类型, PNP 和 NPN ​ 编辑 添加图片注释,不超过 140 字(可选) 双极结型
    发表于 08-02 12:26

    MLCC龙头涨价;车厂砍单芯片;28nm设备订单全部取消!

    %。西安二厂预计生产13.5万片,比之前的14.5万片减少了约7%。业界观察人士认为,三星选择砍掉部分NAND产能,因为当前内存市场形势惨淡。 【28
    发表于 05-10 10:54

    如何缩小WIFI范围?

    我需要将 WIFI 的范围缩小到大约 2m。 我可以(从 Lua 脚本)降低发射机功率吗?
    发表于 04-28 06:50