0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

图解PCB地线干扰怎样来抑制

电磁兼容EMC 来源:ct 2019-08-20 08:47 次阅读

电子产品PCB设计中,抑制或防止地线干扰是需要考虑的最主要问题之一。而许多初学者不了解地线干扰的成因,因此对解决地线干扰问题也就束手无策了。

所谓干扰,必然是发生在不同的单元电路、部件或系统之间,而地线干扰是指通过公用地线的方式产生的信号干扰。

注意这里所提到的信号,通常是指交流信号或者跳变信号。地线干扰的形式很多,有人把它归结成两类:地线环路干扰、公共阻抗干扰,我认为应该还要加上地线环路的电磁偶合干扰,因此是三类。

下图可以很好的说明三类地线干扰的成因。

图解PCB地线干扰怎样来抑制

A1、A2是级联的两个放大电路。由于PCB设计的客观原因,各个电路单元在不同的板面位置,它们之间的连线必然有一定的长度,这就形成了导线(铜铂)电阻

导线的直流电阻虽然很小,大多数情况都可以忽略,但是对于交流信号来说,其感抗成分就不可以忽略不记,尤其是频率比较高的时候更是如此。

地线同样是导线,因此同样存在阻抗,因此上图中的地线J、K、L、M、N,就不可以简单的看成是等电位连线了,应该把它们各自看成一个电抗元件。有了这个基本概念,就很容易理解三种地线干扰了。

地环路干扰

如图所示,由于地线阻抗的存在,当电流流过地线时,就会在地线上产生电压。当电流较大时,这个电压可以很大。例如附近有大功率用电器启动时,会在地线在中流过很强的电流。

比如上图中的“B单元电路”的地线电流,流经地线K、L、(M、J、N),到达接地零点。由于电路的不平衡性,每根导线上的电流不同,因此会产生差模电压,对电路造成影响。

具体的说就是“B单元电路”的地线电流,在J、N、L、M形成的“地线环路”中,对放大器A1和A2造成了影响。由于这种干扰是由电缆与地线构成的环路电流产生的,因此成为地环路干扰

地环路电磁耦合干扰

在实际电路的PCB上,J、N、L、M形成的“地线环路”将包围一定的面积,根据电磁感应定律,如果这个环路所包围的面积中有变化的磁场存在,就会在环路中产生感生电流,形成干扰。空间磁场的变化无处不在,于是包围的面积越大干扰就越严重。

公共阻抗干扰

认真考察上图所示的电路结构,我们将发现,J、N、L、M中,有一条连接是多余的,随便去除其一,仍然可以满足各个接地点的连通关系,同时又可以消除地线环路。那么,将哪一条连线去除比较合理呢?这时就要考虑另一类的干扰问题——公共阻抗干扰。

①去除J:这是最差的方案。J去除后地线环路似乎消失了,可是另一个更可怕的环路又形成了(I、N、L、M),其中I是信号线,因此干扰比原来有线J时还要严重。

②去除M:环路消失,但是我们发现,此时放大器A2的地线电流需要流过J、N到达接地零点,注意N段是A1和A2共同的接地线,因此A2接地电流在N上形成的电压降就加到了A1上,形成干扰。这种因共用一段地线而形成的干扰称为“公共阻抗干扰”。

③去除L:不仅不能解决A2与A1之间的公共阻抗干扰问题,还引起了“B单元电路”与A1、A2之间的公共阻抗干扰问题。

④去除N:看来这是最后的方法。其实这样做将使M成为A1、A2的“公用阻抗”,同样形成干扰。还是存在问题!但是,我们注意到,此法中的干扰是A1对A2的干扰,A2是后级,工作信号强度远大于A1,因此A1对A2的干扰,很难造成不良后果。

最合理的走线方案是:去除N,然后将M的下端直接连到“接地信号零点”上。

小结

地线造成电磁干扰的主要原因是地线存在阻抗,当电流流过地线时,会在地线上产生电压,这就是地线噪声。

在这个电压的驱动下,会产生地线环路电流,形成地环路干扰。当两个电路共用一段地线时,会形成公共阻抗耦合。

解决地环路干扰的方法有切断地环路,增加地环路的阻抗,使用平衡电路等。解决公共阻抗耦合的方法是减小公共地线部分的阻抗,或采用并联单点接地,彻底消除公共阻抗。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4193

    文章

    22376

    浏览量

    383963
  • 地线干扰
    +关注

    关注

    0

    文章

    10

    浏览量

    7762

原文标题:图解PCB地线干扰及抑制对策[20190619]

文章出处:【微信号:EMC_EMI,微信公众号:电磁兼容EMC】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    磁环如何抑制干扰信号

    磁环如何抑制干扰信号  磁环抑制干扰信号是一种常见的电磁兼容技术,可以在电子设备中使用,以降低来自外部电磁场的干扰。 一、磁环的工作原理 磁
    的头像 发表于 12-21 16:34 959次阅读

    共模电感对共模有抑制能力呢?对差模为什么没有抑制能力呢?

    共模电感对共模有抑制能力呢?对差模为什么没有抑制能力呢? 共模电感是一种电子元件,特别设计用来抑制共模干扰信号。为了理解共模电感如何对共模信号具有
    的头像 发表于 11-28 17:29 433次阅读

    PCB设计中的地线抑制干扰

    电路是一个等电位体的定义仅是人们对地线电位的期望。HENRY给地线了一个更加符合实际的定义,他将地线定义为:信号流回源的低阻抗路径。这个定义中突出了地线中电流的流动。按照这个定义,很容
    发表于 11-27 15:54 239次阅读

    在做PCB板的时候,为了减小干扰地线是否应该构成闭和形式?

    在做PCB板的时候,为了减小干扰地线是否应该构成闭和形式? 在PCB设计中,地线是非常重要的一个元素,它在整个电路板上形成了一个电气和电磁
    的头像 发表于 11-24 14:51 478次阅读

    若干PCB组成系统,各板之间的地线应如何连接?

    Plane)的连接至关重要,它起到了连接各个板之间的电流回路的作用,同时还能防止电磁干扰和噪声。 在设计PCB系统时,地线的布局和连接需要仔细考虑,以确保系统的可靠性和稳定性。以下将详细介绍
    的头像 发表于 11-24 14:38 773次阅读

    差模干扰和共模干扰分别是什么?差模干扰产生的原因?共模干扰抑制方法?

    差模干扰和共模干扰分别是什么?差模干扰产生的原因?共模干扰抑制方法? 差模干扰和共模
    的头像 发表于 11-20 16:16 1983次阅读

    影响共模抑制比的主要因素 如何提高共模抑制比?

    能够有效抑制共模干扰,提高信号传输质量。影响共模抑制比的主要因素有系统设计、电路拓扑、滤波器设计、地线布局等。 首先,系统设计是影响共模抑制
    的头像 发表于 11-09 09:10 483次阅读

    影响共模抑制比的主要因素 如何提高共模抑制比?

    能够有效抑制共模干扰,提高信号传输质量。影响共模抑制比的主要因素有系统设计、电路拓扑、滤波器设计、地线布局等。 首先,系统设计是影响共模抑制
    的头像 发表于 11-08 17:46 1161次阅读

    接触器对PLC干扰抑制方法

    地线的作用不仅可以防止触电的发生,而且还对设备的干扰有一定的抑制作用,一些数控设备都要求必须单独接地线
    发表于 11-06 12:36 229次阅读
    接触器对PLC<b class='flag-5'>干扰</b>的<b class='flag-5'>抑制</b>方法

    PCB布线的地线干扰抑制知识介绍

    什么是地线?大家在教科书上学的地线定义是:地线是作为电路电位基准点的等电位体。这个定义是不符合实际情况的。实际地线上的电位并不是恒定的。如果用仪表测量一下
    发表于 09-20 06:34

    共模电感如何抑制干扰噪声

    干货共模电感如何抑制干扰噪声
    发表于 08-24 16:36 5次下载

    PCB设计之共阻抗及抑制

    共阻干扰是由PCB上大量的地线造成。当两个或两个以上的回路共用一段地线时,不同的回路电流在共用地线上产生一定压降,此压降经放大就会影响电路性
    发表于 08-15 14:23 412次阅读

    PCB设计之电磁干扰抑制

    印制线应远离干扰源且不能切割磁力线;避免平行走线,双面板可以交叉通过,单面板可以通过“飞线”跨过;避免成环,防止产生环形天线效应;时钟信号布线应与地线靠近,对于数据总线的布线应在每两根之间夹一根地线或紧挨着地址引线放置;
    发表于 08-02 14:49 382次阅读

    射频PCB电路板的抗干扰设计

    是通过电磁辐射来干扰活络电路,因此射频电路板抗干扰规划的目的是减小PCB板的电磁辐射和PCB板上电路之间的串扰。 1、射频电路板规划 1.1元器材的布局 由于SMT一般选用红外炉暖流焊
    发表于 06-08 14:48

    在设计PCB的时候如何抑制反射干扰

      在设计PCB的时候如何抑制反射干扰?  为了抑制出现在印制线条终端的反射干扰,除了特殊的需要之外,应该尽可能的缩短印制线的长度以及采用慢
    发表于 04-10 15:09