0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何降低电路EMI?

AGk5_ZLG_zhiyua 来源:YXQ 2019-07-31 16:46 次阅读

开关电源小型化设计中,提高开关频率可有效提高电源的功率密度。但随着开关频率提升,电路电磁干扰(EMI)问题使电源工程师面临了更大的挑战。本文以反激式开关拓扑为例,从设计角度,讨论如何降低电路EMI。

为提高开关电源的功率密度,电源工程师首先想到的办法是选择开关频率更高的MOSFET,通过提高开关速度可以显著地减小输出滤波器体积,从而在单位体积内可实现更高的功率等级。但是随着开关频率的提高,会带来EMI特性的恶化,必须采取有效的措施改善电路的EMI特性

开关电源的功率MOSFET安装在印制电路板上,由于印制电路板上MOSFET走线和环路存在杂散电容和寄生电感,开关频率越高,这些杂散电容和寄生电感更加不能够忽略。由于MOSFET上的电压和电流在开关时会快速变化,快速变化的电压和电流与这些杂散电容和寄生电感相互作用,会导致电压和电流出现尖峰,使输出噪声明显增加,影响系统EMI特性。

寄生电感和di/dt形成电压尖峰,寄生电容和dv/dt形成电流尖峰。这些快速变化的电流和关联的谐波在其他地方产生耦合的噪声电压,因此影响到开关电源EMI特性。下面以反激式开关拓扑为例,对降低MOSFET的dv/dt和di/dt措施进行介绍。

图1 MOSFET噪声源

1

降低MOSFET的dv/dt

图2 MOSFET等效电路

我们关注的是MOSFET特性以及影响这些特性的寄生效应:

1-3中,Rg和Cgd越大,dv/dt越低。1-4中,Coss越低,dv/dt越高。在MOSFET选型中,MOSFET的Coss、Ciss、Crss参数特性,影响开关尖峰大小。

从上述分析中可知,我们可以通过提高MOSFET寄生电容Cgd、Cgs、Cds和增大驱动电阻值Rg来降低dv/dt。

图3 降低MOSFET的dv/dt措施

可以采取以下有效措施:

较高的Cds可以降低dv/dt并降低Vds过冲;但是较高的Cds会影响转换器的效率。可以使用具有较低击穿电压和低导通电阻的MOSFET(这类MOSFET的Cds也较小)。但是如果考虑噪声辐射,则需要使用较大的谐振电容(Cds)。因此提高Cds则需要权衡EMI和效率两者的关系;

较高的Cgd实质上增加了MOSFET在米勒平台的持续时间,可以降低dv/dt。但这会导致增加开关损耗,从而降低MOSFET效率并且会提高其温升。提高Cgd,需要驱动电流也会大幅增加,驱动器可能会因瞬间电流过大而烧毁;建议不要轻易添加Cgd;

在栅极处添加外部Cgs电容,但很少使用此方法,因为增加栅极电阻Rg相对更简单。效果是相同的。

总结

图3总结为降低MOSFET的dv/dt措施总结。MOSFET内部寄生参数(Cgd和Cds)较低时,就可能有必要使用外部Cgd和Cds来降低dv/dt。外部电容的范围为几pF到100pF,这为设计人员提供这些寄生电容的固定值进行参考设计。

2

降低电路中di/dt

图4 降低MOSFET的di/dt措施

图4,MOSFET驱动阶段中存在的各个di/dt部分产生两种效果:

G极、D极、S极处的杂散电感引起的噪声电压;

初级大环路的噪声电压。

可通过下面措施进行改进:

1、增加高频电容减小环路面积

我们可以采取措施减小高频电位跳变点的PCB环路面积。增加高频高压直流电容C_IP是减少PCB环路面积和分离高频和低频两个部分回路有效措施。

2、合理增加磁珠抑制高频电流

为了额外降低di/dt,可以在电路中增加已知的电感,以抑制高频段的电流尖峰和振荡。已知的电感与杂散电感串联,所以总电感值在设计者已知的电感范围内。铁氧体磁珠就是很好的高频电流抑制器,它在预期频率范围内变为电阻,并以热的形式消散噪声能量。

3

推荐测试方案

正确使用和选择测量仪器和测量方法有助快速定位问题根源。调试时采用PWR2000W变频电源提供输入电压,在被测试电路出现异常时可以及时保护电路。普通测试探头容易引入额外寄生电感,造成噪声在普通探头中形成反射,引起振荡,会给测量引入不确定因素。采用我司推出的ZP1500D高压差分探头,其输入阻抗高达10MΩ,CMRR可达80dB以上,适合直接对MOSFET测量。ZDS4000系列示波器为数据挖掘型示波器,具有500M模拟带宽和512M存储深度,完全满足深度噪声测量需求。图5为推荐参考测试方案框图。

图5 MOSFET噪声测试方案

1、MOSFET电流测试波形图

如图5,在G极、S极和RCD电路中分别添加铁氧体磁珠进行优化。使用电流探头ZCP0030和ZDL6000示波记录仪进行测量。在输入110VAC@50Hz/输出100VDC@8A条件下,优化后(通道2蓝色)比优化前(通道1红色),电流尖峰和振荡明显降低。

图6 电流尖峰优化前后对比

2、MOSFET电压测试波形图

在MOSFET的DS极两端并510pF高压电容,测试Vgs和Vds,优化后比优化前的电压尖峰小30V左右,有效降低电压尖峰,有助与减少EMI。

图7 电压尖峰优化前

图8 电压尖峰优化后

4

小结

在电路的关键节点增加电容、磁珠以及在MOSFET外接Cds、增大Rgon等,是降低MOSFET电压尖峰和电流尖峰的有效措施,从而改善电路EMI性能。此外合适的测量仪器设备是电源工程师快速定位问题必不可少的工具,通过科学的测量方法和有效的改善手段,可使低噪高功率密度电源产品快速成型。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 开关电源
    +关注

    关注

    6349

    文章

    7972

    浏览量

    469969
  • 电磁干扰
    +关注

    关注

    36

    文章

    2027

    浏览量

    104726

原文标题:如何改善开关电源电路的EMI特性?

文章出处:【微信号:ZLG_zhiyuan,微信公众号:ZLG致远电子】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    深度解析降低EMI的办法

    案列为你深度解析降低EMI的办法。EMI噪声源和耦合路劲的基本概念图1所示是离线反激变换器的传导电磁干扰测量电路图。测量中使用的是标准的传导测量仪器LISN,由电感,电容以及两个50o
    发表于 06-11 09:36

    开关电源中EMI的来源及降低EMI的方法

    以及降低EMI的方法或技术。本文还将向您展示电源模块(控制器、高侧和低侧FET及电感器封装为一体)如何帮助降低EMI。开关电源中EMI的来源
    发表于 06-03 00:53

    改善电路EMI特性的有效措施

    设计角度,讨论如何降低电路 EMI。为提高开关电源的功率密度,电源工程师首先想到的办法是选择开关频率更高的 MOSFET,通过提高开关速度可以显著地减小输出滤波器体积,从而在单位体积内可实现更高的功率
    发表于 10-10 08:31

    请问如何改善开关电源电路EMI特性?

    设计角度,讨论如何降低电路EMI。为提高开关电源的功率密度,电源工程师首先想到的办法是选择开关频率更高的MOSFET,通过提高开关速度可以显著地减小输出滤波器体积,从而在单位体积内可实现更高的功率等级
    发表于 10-21 07:13

    降低電源中的EMI

    降低電源中的EMI
    发表于 08-25 17:11

    降低电源管理电路中的EMI干扰的方法

    组件的PCB)后,才能对它进行全面测试。如果无法通过EMI测试,则需要重新布局PCB,而一般来说这样做的成本很高。如何降低电源管理电路中的EMI干扰为了
    发表于 12-27 09:31

    通过LT8614静音开关稳压器降低设计电路EMI并提高效率

    开关稳压器取代了低散热和低效率的区域中的线性稳压器。开关稳压器通常是输入电源总线上的第一个有源元件,因此对整个转换器电路EMI性能有重大影响。
    的头像 发表于 04-12 08:15 4311次阅读
    通过LT8614静音开关稳压器<b class='flag-5'>降低</b>设计<b class='flag-5'>电路</b>的<b class='flag-5'>EMI</b>并提高效率

    从设计角度讨论如何降低电路EMI

    开关电源小型化设计中,提高开关频率可有效提高电源的功率密度。但随着开关频率提升,电路电磁干扰(EMI)问题使电源工程师面临了更大的挑战。本文以反激式开关拓扑为例,从设计角度,讨论如何降低电路
    发表于 07-19 16:02 667次阅读

    怎样降低PCB的EMI

    优秀PCB设计练习降低PCB的EMI有许多方法可以降低PCB设计的EMI基本原理:电源和地平面提供屏蔽顶层和
    的头像 发表于 08-20 09:11 3872次阅读

    PCB设计3个技巧,轻松降低降压电路中的EMI

    设计汽车 电路 的工程师都知道如何通过 滤波器 设计,布局指南和众多管理功能(例如扩频和倒装芯片封装)来降低EMI。但是,鲜为人知的信息是一些技巧,这些技巧可以帮助大幅降低 降压转换器
    的头像 发表于 09-08 16:58 4372次阅读
    PCB设计3个技巧,轻松<b class='flag-5'>降低</b>降压<b class='flag-5'>电路</b>中的<b class='flag-5'>EMI</b>

    PCB设计如何降低EMI

    PCB设计布局被认为是促进EMI电路中传播的主要问题之一。这就是为什么在开关电源中降低EMI的普遍而通用的技术之一是布局优化。
    的头像 发表于 01-28 10:58 2135次阅读
    PCB设计如何<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>

    降低模块电源EMI的解决方案

    随着元件集成度越来越高,设备小型化,电子产品的EMI问题日渐严重。降低模块电源EMI,可以降低EMI的危害,避免传输信号质量问题,对
    发表于 10-16 10:12 1148次阅读

    降低电路EMI的详细资料分析

    LT8652S 是一款双通道同步单片式降压型稳压器,具有 3 V 至 18 V 的输入范围。两个通道可同时提供高达 8.5 A 的连续电流且每个通道支持高达 12 A 的负载。它具有峰值电流模式控制功能,最小接通时间仅 20 ns,即使在高开关频率下也可实现高降压比。快速、干净、低过冲开关边沿在高开关频率下也可以实现高效率工作,从而可缩小整体解决方案的尺寸。
    发表于 12-28 06:00 6次下载
    <b class='flag-5'>降低</b><b class='flag-5'>电路</b><b class='flag-5'>EMI</b>的详细资料分析

    节省空间,降低EMI

    节省空间,降低EMI
    发表于 05-20 11:42 6次下载
    节省空间,<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>

    扩频降低EMI的DCDC稳压器电路设计

    扩频降低EMI的DCDC稳压器电路设计(ups电源技术参数)-该文档为扩频降低EMI的DCDC稳压器电路
    发表于 09-22 12:21 14次下载
    扩频<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>的DCDC稳压器<b class='flag-5'>电路</b>设计