电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>EDA/IC设计>台积电认可Cadence Tempus时序签收工具用于20纳米设计

台积电认可Cadence Tempus时序签收工具用于20纳米设计

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

Cadence和台积电加强合作,共同为16纳米FinFET工艺技术开发设计架构

Cadence设计系统公司(Cadence Design Systems, Inc.)(纳斯达克代码:CDNS)今日宣布与TSMC签订了一项长期合作协议,共同开发16纳米FinFET技术,以其适用于
2013-04-09 11:00:05798

Cadence推出Tempus时序签收解决方案

为简化和加速复杂IC的开发,Cadence 设计系统公司 (NASDAQ:CDNS) 今天推出Tempus时序签收解决方案。这是一款新的静态时序分析与收敛工具,旨在帮助系统级芯片 (SoC) 开发者加速时序收敛,将芯片设计快速转化为可制造的产品。
2013-05-21 15:37:372929

应对复杂SoC设计,Cadence发布Tempus时序Signoff解决方案

Cadence益华电脑总裁兼执行长陈立武表示:“在当今复杂SoC上达成设计收敛还要满足上市时间要求,堪称为一项艰巨的挑战。我们开发了Tempus时序signoff分析,与客户和生态系伙伴们并肩合作,克服这个挑战。”
2013-05-27 09:09:492038

Cadence设计工具通过台积电16nm FinFET制程认证

Cadence系统芯片开发工具已经通过台积电(TSMC) 16纳米 FinFET制程的设计参考手册第0.1版与 SPICE 模型工具认证,客户现在可以享用Cadence益华电脑流程为先进制程所提供的速度、功耗与面积优势。
2013-06-06 09:26:451236

20纳米战火炽 FPGA商竞推全新架构

进入20纳米节点后,FPGA厂商除了比拼先进制程技术外,亦开始推出全新的设计架构及开发工具,助力客户突破20纳米以下FPGA产品将遇到的设计瓶颈,让FPGA市场竞争战况愈来愈激烈。
2014-01-29 11:59:021130

Cadence 凭借突破性的 Integrity 3D-IC 平台加速系统创新

解决方案的基础,通过集成的散热、功率消耗和静态时序分析功能,为客户提供系统驱动的功率、性能和面积 (PPA),用于单个小芯片。 Cadence® Integrity™ 3D-IC 平台是业界首个综合性
2021-10-14 11:19:57

Cadence工具VirtusoDracula入门介绍

Cadence工具VirtusoDracula入门介绍Cadence工具Virtuso/Dracula入门介绍.... 21.使用 Virtuso/Diva/Dracula之前的准备
2012-08-10 18:39:06

Cadence使用教程及工具指南合集

板设计。Cadence 在仿真、电路图设计、自动布局布线、版图设计及验证等方面有着绝对的优势。Cadence 包含的工具较多几乎包括了EDA 设计的方方面面。对于初学者来说,cadence的步骤确实
2019-01-22 15:47:53

cadence 原理图检查工具

在使用cadence设计原理图时,有时会出现一些连线错误,如单网络,信号互连错误等等,业界有没有专业的针对cadence的检查工具,能够设置一些条件,将错误检查出来,如有这方面的信息,请提供以下,谢谢!!
2015-02-09 15:58:47

cadence工具原理图使用教程(中兴)

中兴的cadence工具培训使用教程,绝对好东西。
2016-04-06 13:45:34

0.18工艺电源电压分别是多少?

0.18工艺电源电压分别是多少?是1.8v跟3.3v吗?
2021-06-25 06:32:37

5nm架构设计试产

宣布5nm基本完工开始试产:面积缩小45%、性能提升15%.pdf(105.52 KB)
2019-04-24 06:00:42

或将“独吞”A7大单

有机会“独吞”A7代工订单。  作为全球规模最大的专业集成电路制造公司,其技术优势的领先,在业界可谓屈指可数。积极开发20纳米制程,花旗环球证券指出,在技术领先MAX3232EUE+T优势下,未来1
2012-09-27 16:48:11

电量产安徽iPhone 8用大时代10nmA11芯片可靠吗

正在大量生产用于苹果iPhone8手机的10nm A11处理器。消息称,苹果可能在下个月初正式发布iPhone 8,但是具体发货日期仍然不确定。  据悉,已经采用10nm FinFET
2017-08-17 11:05:18

纳米定位外壳是特殊钢材吗,市场价格怎样?

纳米定位外壳是特殊钢材吗,市场价格怎样?
2015-12-23 07:57:06

纳米接触电阻测量的新技术,不看肯定后悔

关于纳米接触电阻测量的新技术看完你就懂了
2021-04-09 06:43:22

纳米级测量仪器:窥探微观世界的利器

,还有一些其他的纳米级测量仪器也日益成为研究的热点,例如激光干涉仪。这些测量工具各有特点,可用于不同的纳米级尺寸测量需求。 纳米级测量仪器在纳米科技研究领域中扮演着重要的角色。通过共聚焦显微镜、光学轮廓仪等的运用,科研人员们能够更加深入地了解纳米世界的奥秘。
2023-10-11 14:37:46

纳米芯片接收无线原理

`只用一根纳米管,便可实现部件众多的普通收音机的所有功能。由于纳米管极其微小,因而它一遇到无线电信号便会快速振动。把这根纳米天线与外围电路接通,我们便可以操纵它完成选、放大,将音频成分同无线电波的其他成分分离开来(解调)`
2020-03-18 11:33:07

ESP32技术规格书

ESP32 是集成 2.4 GHz Wi-Fi 和蓝牙双模的单芯片方案,采用 (TSMC) 低功耗 40 纳米工艺,具有超高的射频性能、稳定性、通用性和可靠性,以及超低的功耗,满足不同的功耗需求,适用于各种应用场景。
2023-09-18 09:03:17

GF退出7纳米大战 三国鼎立下中国芯路在何方

退出7纳米研发,令业界十分震惊。自GF 退出战局后,全球7纳米大战的芯片大厂仅剩英特尔、和三星这三家,高端芯片战场上呈现三国鼎立之势。全球第二大芯片厂 GF何故离场?GF是全球第二大芯片代工厂
2018-09-05 14:38:53

MLCC龙头涨价;车厂砍单芯片;28nm设备订单全部取消!

%。西安二厂预计将生产13.5万片,比之前的14.5万片减少了约7%。业界观察人士认为,三星选择砍掉部分NAND产能,因为当前内存市场形势惨淡。 【28nm设备订单全部取消!】 4月消息,由于
2023-05-10 10:54:09

Voltus-Fi定制型电源完整性解决方案

仿真,提供业界一流的晶体管级精度,以满足在先进制程上复杂的生产工艺要求,它补充了Cadence Voltus IC电源完整性解决方案中全芯片、模块级电源签收工具,完善了公司电源签收的技术方案
2018-09-30 16:11:32

[转]借16nm FinFET Plus及InFO WLP 通吃英特尔苹果

应用处理器代工市场已是毫无敌手,可望直取英特尔SoFIA、苹果A9大单。 今年全力冲刺20纳米系统单芯片制程(20SoC)产能,由于已抢下苹果A8处理器及高通、英特尔、NVIDIA等大单,不仅第
2014-05-07 15:30:16

【AD新闻】百万片订单大洗牌!或成高通新一代PMIC芯片最大供应商

,未来就要看竞争对手的制程技术能否赶得上脚步。 近期高通与持续紧密合作,业界传出在最先进的7纳米制程技术上,因为技术开发领先三星电子(Samsung Electronics),可望拿回高通7
2017-09-22 11:11:12

【AD新闻】竞争激烈!中芯抢高通芯片订单

据外媒报道,预计将获得高通新一代电源管理芯片(PWM IC)70%至80%的订单。高通前一代电源管理芯片是由中芯国际(SMIC)生产的,后者在其8英寸晶圆厂使用0.18至0.153微米工艺来生
2017-09-27 09:13:24

【转贴】争排名很幼稚——电工程师写给学弟学妹们的信

;nbsp;   很多人会回答:我想当高级主管,进赚股票。因为我崇拜张忠谋、曹兴诚。以下是我就业三年以来,对***电子信息产业的一些看法: &
2009-08-23 11:28:40

各类常用工艺库,中芯国际,华润上华

各类常用工艺库,中芯国际,华润上华
2015-12-17 19:52:34

国民技术MCU特点是什么

纳米制程功耗低性能强国民做安全芯片起家,自带多种加密算法安全性高与签订多份采购订单,供货较为稳定MCU产品已得到多家行业龙头客户认可并导入(华为、大疆、宁德时代)宽产品线、覆盖32位MCU从低端到高端的绝大多数应用场景国民技术MCU表示Pin数与flash容量的字母后缀与ST、GD对应含义
2021-11-01 07:51:48

布线后修复时序违规的方法研究

90/65nm下后端设计中由于多模式-角落,以及布局布线工具签收工具之间的误差性,布线后修复各种时序违规如渡越时间、负载、建立时间、保持时间、串扰等将是一项十分耗时的工作。如何快速修复各种违规
2010-05-28 13:41:58

日进3.3亿,年狂挣千亿的,为何还涨价?

本帖最后由 华强芯城 于 2023-3-17 09:16 编辑 晶圆代工巨头——近日传出涨价20%的消息,业内轰动。这是继2020年底上涨超10%之后,一年之内,又一次的大幅上涨
2021-09-02 09:44:44

模拟时序控制解决方案:可靠的上和关断时序

模拟时序控制器IC。它能控制和监视四个电压域。电压的上和关断是通过控制相应电压转换器上的使能(开/关)引脚进行的。电压转换器的开启时间可以利用小电容产生的时间延迟来调整。各输出电压通过相应的监控引脚
2021-04-12 07:00:00

求介绍纳米定位是怎么运行的?

求介绍纳米定位是怎么运行的?、
2013-06-21 15:21:53

电子行业人士带你入行之纳米制程小白篇

这些年,英特尔、三星、在制程上的恩恩怨怨,堪比武侠小说中恩怨情仇。这些大厂的争斗均是围绕14纳米和16纳米,那么问题来了,这个14纳米和16纳米有什么好争的?下面芯易网就来简单做一下介绍。纳米
2016-12-16 18:20:11

电子行业人士带你入行之纳米制程小白篇

这些年,英特尔、三星、在制程上的恩恩怨怨,堪比武侠小说中恩怨情仇。这些大厂的争斗均是围绕14纳米和16纳米,那么问题来了,这个14纳米和16纳米有什么好争的?下面芯易网就来简单做一下介绍。纳米
2016-06-29 14:49:15

论工艺制程,Intel VS谁会赢?

10nm将会流片,而张忠谋更是信心十足,他直言不讳地表示10nm量产后将会抢下更高的份额。联席CEO刘德音此前也曾在一次投资人会议上透露,公司计划首先让自己的10纳米芯片产线在今年底前全面展开
2016-01-25 09:38:11

请问一下cadence工具好用还是synopsys工具好用?

请问一下cadence工具好用还是synopsys工具好用?
2021-06-23 06:34:29

中芯国际:能否成为“”?

中芯国际
芯前沿发布于 2021-07-16 18:28:10

比亚迪进军半导体,或成下一个#半导体

时事热点
硬声何同学发布于 2021-08-26 15:18:50

宣布芯片全面涨价!除了赚钱,还意味着什么?

硬件小哥哥发布于 2021-09-02 18:07:15

芯片皇帝,利润超过苹果公司,高科技的背后,不只依赖光刻机

苹果公司行业芯事经验分享
中国芯动向发布于 2022-06-07 15:56:41

要自研光刻机#芯片 #

行业芯事经验分享
中国芯动向发布于 2022-06-07 16:46:41

中国“芯片之城”诞生,年收入近2000亿元#科技 #南京 #.

行业芯事时事热点
中国芯动向发布于 2022-06-08 14:46:59

砸下1万亿!计划2025年量产2nm

量产行业芯事时事热点
电子发烧友网官方发布于 2022-06-10 16:19:54

Cadence高速PCB的时序分析

Cadence高速PCB的时序分析:列位看观,在上一次的连载中,我们介绍了什么是时序电路,时序分析的两种分类(同步和异步),并讲述了一些关于SDRAM 的基本概念。这一次的连载中,
2009-07-01 17:23:270

cadence 视频教程 (第20课)

cadence 视频教程 (第20课):adence SPB 15.7 视频教程,手把手教你学习cadence软件使用方法。本套视频教程是于博士信号完整性研究网于争博士主讲。从一个工程师的角度出发讲解软件的操
2009-09-16 19:15:390

时序计算和Cadence仿真结果的运用

时序计算和Cadence 仿真结果的运用中兴通讯康讯研究所 EDA 设计部 余昌盛 刘忠亮摘要:本文通过对源同步时序公式的推导,结合对SPECCTRAQuest 时序仿真方法的分析,推导出了使
2009-12-21 09:05:39172

Cadence高速PCB的时序分析

Cadence 高速 PCB 的时序分析 1.引言 时序分析,也许是 SI 分析中难度最大的一部分。我怀着满腔的期许给 Cadence 的资深工程师发了一封 e-mail,希望能够得到一份时序分析的案
2010-04-05 06:37:130

媒:2纳米预计2025年量产

纳米量产行业芯事时事热点
电子发烧友网官方发布于 2022-09-13 14:32:34

三星大规模采购光刻机#科技#科普#知识

光刻晶圆制造
小凡发布于 2022-09-25 16:25:50

#硬声创作季 【科技】PS5每人限购一 苹果ARM芯片造 [ #339]

ARM芯片行业芯事时事热点
Mr_haohao发布于 2022-09-30 07:14:39

認識晶圓的製造過程 #

电厂光刻机晶圆制造
电厂运行娃发布于 2022-10-16 03:32:23

明年涨价,#芯片 #晶圆制造过程 # #半导体 #台湾 中国芯片崛起#硬声创作季

晶圆中国芯中国芯片晶圆制造时事热点
电子师发布于 2022-10-20 08:58:23

传3nm工艺延期 回应#芯片制造

工艺芯片制造行业资讯
硬声科技热点发布于 2022-10-20 16:45:35

高通掌门人谈芯片重要性,称元宇宙世界将来临#芯片制造

芯片制造Qualcomm AthQualcommQualcomm骁龙行业资讯
硬声科技热点发布于 2022-10-20 16:46:06

中芯国际采用Cadence DFM解决方案用于65和45纳米

中芯国际采用Cadence DFM解决方案用于65和45纳米 IP/库开发和全芯片生产 Cadence 模型化的 Litho Physical 和 Litho Electrical
2009-10-19 17:48:11461

延迟!正式做出回应了#芯片制造

芯片制造行业资讯
硬声科技热点发布于 2022-10-21 14:05:52

中芯国际(SMIC)和Cadence 共同推出用于65纳米

中芯国际(SMIC)和Cadence 共同推出用于65纳米的低功耗解决方案Reference Flow 4.0 完全集成的能效型流程令快速、轻松地设计低功耗尖端器件成为可能
2009-10-31 07:48:011228

中芯国际(SMIC)和Cadence共同推出用于65纳米的低

中芯国际(SMIC)和Cadence共同推出用于65纳米的低功耗解决方案Reference Flow 4.0 全球电子设计创新领先企业Cadence设计系统公司今天宣布推出一款全面的低功耗设计流程,面向
2009-11-04 17:05:17589

产能利用率下滑,鼓励员工多休假#芯片制造芯片制造

芯片制造行业资讯
新知录发布于 2022-10-26 14:33:46

传苹果大砍A16/15芯片订单

行业资讯
电子发烧友网官方发布于 2022-11-02 11:44:19

摩尔定律不死 已在谋划1nm工艺 #硬声创作季

行业芯事
jf_49750429发布于 2022-11-02 20:44:11

三星使用Cadence统一数字流程实现20nm芯片流片

三星电子有限公司使用Cadence统一数字流程,从RTL到GDSII,成功实现了20纳米测试芯片的流片
2011-07-27 08:47:49967

格罗方德半导体宣布为20纳米设计流程提供支持

格罗方德半导体(GLOBALFOUNDRIES )日前宣布了该公司推进尖端20纳米的制造工艺走向市场的一项重大的进展。罗格方德半导体利用电子设计自动化(EDA)的先进厂商如Cadence Design Systems、Magma De
2011-09-20 08:49:00711

基于Cadence的源同步时序仿真

根据源同步的一些基本问题,在Cadence仿真环境下,对源同步时序进行仿真,仿真结果表明,设计能满足噪声容限和过冲,仿真后的可知数据线和时间的延时约为0.3ns,满足源同步系统设
2012-05-29 15:26:260

集成电路里程碑:三星与Cadence合推20纳米设计方法

Cadence与三星的合作为移动消费电子产品带来了新的工艺进展,使得20纳米及未来工艺节点设计成为可能。
2012-06-10 10:43:54984

TSMC 20纳米的设计架构选择Cadence解决方案

全球电子设计创新领先企业Cadence设计系统公司日前宣布TSMC已选择Cadence解决方案作为其20纳米的设计架构。Cadence解决方案包括Virtuoso定制/模拟以及Encounter RTL-to-Signoff平台。
2012-10-22 16:48:03909

Cadence采用FinFET技术流片14纳米芯片

该14纳米产品体系与芯片是ARM、Cadence与IBM之间在14纳米及以上高级工艺节点上开发系统级芯片(SoC)多年努力的重要里程碑。使用FinFET技术以14纳米标准设计的SoC能够大幅降低功耗。 这
2012-11-16 14:35:551270

Cadence和GLOBALFOUNDRIES合作改进20及14纳米节点DFM签收

全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)近日宣布,GLOBALFOUNDRIES已携手Cadence®,为其20和14纳米制程提供模式分类数据
2013-05-13 10:20:02770

Cadence解决方案助力创意电子20纳米SoC测试芯片成功流片

光刻物理分析器成功完成20纳米系统级芯片(SoC)测试芯片流片。双方工程师通过紧密合作,运用Cadence解决方案克服实施和可制造性设计(DFM)验证挑战,并最终完成设计。
2013-07-09 15:53:24769

联华电子28nm节点采用Cadence物理和电学制造性设计签收解决方案

全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布,历经广泛的基准测试后,半导体制造商联华电子(NYSE:UMC;TWSE:2303)(UMC)已采用Cadence® “设计内”和“签收”可制造性设计(DFM)流程对28纳米设计进行物理签收和电学变量优化。
2013-07-18 12:02:09905

华力微电子与Cadence共同宣布交付55纳米平台的参考设计流程

全球电子创新设计Cadence公司与上海华力微电子,15日共同宣布了华力微电子基于Cadence Encounter数字技术交付55纳米平台的参考设计流程。华力微电子首次在其已建立55纳米工艺上实现了从RTL到GDSII的完整流程。
2013-08-16 11:08:111383

华力微电子基于Cadence Encounter开发55纳米平台的参考设计流程

全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)与上海华力微电子有限公司,今天共同宣布华力微电子基于Cadence ® Encounter® 数字技术交付出55纳米平台的参考设计流程。
2013-08-16 12:02:401445

中芯国际采用Cadence数字流程 提升40纳米芯片设计能力

中芯国际新款40纳米 Reference Flow5.1结合了最先进的Cadence CCOpt和GigaOpt工艺以及Tempus 时序签收解决方案, 新款RTL-to-GDSII数字流程支持Cadence的分层低功耗流程和最新版本的通用功率格式(CPF).
2013-09-05 10:45:031839

TSMC 和 Cadence 合作开发3D-IC参考流程以实现真正的3D堆叠

基于Wide I/O接口的3D堆叠,在逻辑搭载存储器设计上进行了验证 ,可实现多块模的整合。它将台积电的3D堆叠技术和Cadence®3D-IC解决方案相结合,包括了集成的设计工具、灵活的实现平台,以及最终的时序物理签收和电流/热分析。
2013-09-26 09:49:201346

利用Cadence工具进行板级电路信号完整性仿真

利用Cadence工具进行板级电路信号完整性仿真
2016-02-22 16:21:1352

Cadence工具获台积电7纳米早期设计及10纳米芯片生产认证

2016年3月22日,中国上海——楷登电子(美国 Cadence 公司,NASDAQ: CDNS)今日宣布,用于10纳米 FinFET工艺的数字、定制/模拟和签核工具通过台积电(TSMC)V1.0设计参考手册(DRM)及SPICE认证。
2016-03-22 13:54:541026

Cadence 与 SMIC 联合发布低功耗 28纳米数字设计参考流程

“我们与 Cadence 密切合作开发参考流程,帮助我们的客户加快其差异化的低功耗、高性能芯片的设计,”中芯国际设计服务中心资深副总裁汤天申博士表示,“Cadence创新的数字实现工具与中芯国际28纳米工艺的紧密结合,能够帮助设计团队将28纳米设计达到更低的功耗以及更快的量产化。”
2016-06-08 16:09:562242

# #冷战 张忠谋回母校演讲称:应避免冷战

行业资讯
深圳市浮思特科技有限公司发布于 2023-10-26 17:17:08

加速时序签收步伐,应对复杂设计挑战

签收与验证部门,公司副总裁Anirudh Devgan看来,传统的签收流程却没能跟上这种需求的步伐。为帮助系统级芯片(SoC)开发者加速时序收敛,将芯片设计快速转化为可制造的产品,Cadence于近期宣布推出划时代时序签收解决方案Tempus。它有何过人之处?让我们一睹为快。 时序签收目前在整个
2017-12-04 10:30:450

时序签收在整个EDA设计流程中的作用是什么

时序签收是设计在被拿去制造前最后的时序检验步骤。因此,准确性至关重要。由于有越来越多的操作条件和操作模式需要验证,今天我们所看到的时序签收步骤需要花费较长的时间。
2019-10-14 14:20:051754

EDA工具CADENCE原理图与PCB设计说明

EDA工具CADENCE原理图与PCB设计说明
2021-07-15 09:38:1250

基于Cadence软件DRACULA工具的LVS检查

基于Cadence软件DRACULA工具的LVS检查(村田电源技术(上海)有限公司深圳分公司)-基于Cadence软件DRACULA工具的LVS检查           
2021-09-18 17:40:5424

基于Cadence软件DRACULA工具的DRC检查

基于Cadence软件DRACULA工具的DRC检查(ups电源技术维修)-该文档为基于Cadence软件DRACULA工具的DRC检查讲解文档,是一份还算不错的参考文档,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,
2021-09-27 15:25:2627

Tempus-PI仿真和实测关键时序路径的一致性研究

CadenceLIVE China用户大会开幕,燧原科技又有两篇论文获得了本次“CadenceLIVE杰出论文奖”,其中《Tempus-PI 仿真和实测关键时序路径的一致性研究》则获得“Best
2021-10-19 14:17:231387

Samsung Foundry成功部署全新Cadence解决方案

借助 Tempus SPICE 级精度的老化分析功能,Samsung Foundry 能够提供长期的高度可靠性设计,同时达到更好的 PPA 结果和高达 4.2% 的频率提升 Cadence
2021-11-19 11:00:132967

Cadence Stylus Common UI的简单介绍

Cadence Stylus Common UI 可在 Genus Synthesis、Innovus Implementation 和 Tempus Signoff 工具之间实现连续且易于
2022-04-08 09:26:033162

时序分析工具对比报告

电子发烧友网站提供《时序分析工具对比报告.pdf》资料免费下载
2022-09-27 11:08:110

Certus Closure Solution可发挥时序签核和ECO技术上的优势

上述流程会用到两个主要工具,分别是用于模块层次优化的 Tempus ECO,以及用于 SoC 层面静态时序分析的 Tempus STA。这里缺失了全芯片(或子系统)优化与签核。至于分区间功耗恢复等则只能忽略,因为实在没时间处理。
2022-11-01 14:18:14698

Cadence基于AI的Cadence Virtuoso Studio设计工具获得认证

,2023 年 6 月 30 日——楷登电子(美国  Cadence  公司,NASDAQ:CDNS)近日宣布,基于 AI 的 Cadence Virtuoso Studio 设计工具和解决方案已获得 Samsung Foundry 认证。 双方的共同客户可以放心利用 Virtuoso Studio 和
2023-06-30 10:08:30681

如何画时序图?画时序图的工具有哪些?

TimeGen 是一款图形界面的波形绘制软件,使用鼠标进行操作,广泛应用于IC设计、硬件设计、集成电路等领域,安装在windows系统中。TimeGen提供了直观的用户界面和丰富实用的绘图工具,可以
2023-08-04 10:42:156597

Tempus DRA 套件:使用先进的芯片建模实现高达 10% 的 PPA 提升

实现签核时,为了保证芯片设计的耐用性,设计师会面临重重挑战,利用 Cadence Tempus 设计稳健性分析(DRA)套件为设计工程师提供领先的建模技术,可实现最佳功耗、性能和面积目标(PPA
2023-11-01 14:50:03210

Realtek 有效利用 Cadence Tempus Timing Solution 成功完成 12 纳米设计的硅片交付

公司,NASDAQ:CDNS )近日宣布,Realtek 成功使用 Cadence Tempus  Timing Solution 签核 N12 高性能 CPU 内核,同时显著改善了功率、性能和面
2023-11-06 10:10:01206

Cadence 签核解决方案助力 Samsung Foundry 的 5G 网络 SoC 设计取得新突破

优势 1 Samsung Foundry 使用 Cadence Tempus Timing Solution 和 Quantus Extraction Solution 成功实现 SF5A
2023-12-04 10:15:01244

Tempus DRA 套件加速先进节点技术

及其影响的分析,客户才能实现较现行设计方法更优秀的 PPA 目标。例如,全局额定值或全局的裕度会造成性能和功耗的显著浪费。 为了应对类似挑战,Cadence 持续创新并开发了 Cadence Tempus 设计稳健性分析(DRA)套件,提供解决上述问题所需要的分析能力。该套
2023-12-12 10:10:02215

已全部加载完成