电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>模拟技术>CTSD精密ADC — 第3部分:实现固有混叠抑制

CTSD精密ADC — 第3部分:实现固有混叠抑制

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

CTSD ADC固有混叠抑制解决方案

本文比较了现有精密ADC架构的混叠抑制解决方案背后的设计复杂性。我们将阐述一个理论,以此说明CTSD ADC架构本身固有的混叠抑制性能。我们还展示如何简化信号链设计,并探讨CTSD ADC的扩展优势。最后,我们将介绍新的测量和性能参数,以量化混叠抑制
2022-08-01 09:59:56390

如何改进精密ADC信号链设计

精密信号链设计人员面临着满足中等带宽应用中噪声性能要求的挑战,最后往往要在噪声性能和精度之间做出权衡。缩短上市时间并在第一时间完成正确的设计则进一步增加了压力。持续时间Σ-Δ (CTSD) ADC
2022-08-01 10:14:41518

CTSD ADC:如何改进精密ADC信号链设计

精密信号链设计人员面临着满足中等带宽应用中噪声性能要求的挑战,最后往往要在噪声性能和精度之间做出权衡。缩短上市时间并在第一时间完成正确的设计则进一步增加了压力。持续时间Σ-Δ (CTSD) ADC
2023-06-16 10:20:411274

CTSD ADC—第1部分:如何改进精密ADC信号链设计

为了减少数字微控制器或DSP的大量后处理工作,设计人员可使用高性能精密ADC
2021-08-11 14:26:241748

CTSD精密ADC — 第2部分:为信号链设计人员介绍CTSD架构

CTSD ADC的一个关键优势是它提供一个易于驱动的连续电阻输入,而非传统的前置开关电容采样器。反相放大器电路具有类似的输入阻抗概念,我们将其用作构建CTSD调制器环路的起始模块。
2021-08-13 10:35:411706

8.5部分实例

8.5部分实例
2015-03-12 17:44:47

ADC应用领域中的简介

数量的画面。每一帧画面可以捕捉到处于不同位置的车轮,而这也取决于在帧与帧之间车轮旋转的圈数,它们也许真的看上去是向后旋转的!这个效果被称为。使用模数转换器 (ADC) 的数据采集系统会经历同样
2018-09-06 16:00:00

ADC的过采样与抗滤波器

(现为ADI公司的一部分)向客户推出了具有20位辨率和真正线性度的第一款逐次逼近型ADC,将竞争对手打了个措手不及。LTC2378-20是一款出色的转换器,在接近MSPS的所有其他竞争产品中仍然保持着
2021-08-04 07:00:00

精密ADC用滤波器设计的实际挑战和考虑

"ADC 用抗滤波器设计"。EDN,2006 年。Walsh, Alan。 精密SAR 型模数转换器的前端放大器和RC 滤 波器设计。Analog Dialogue,46 卷
2018-10-16 18:45:40

精密数据采集信号链噪声研究

在很多应用中,模拟前端接收单端或差分信号,并执行所需的增益或衰减、抗滤波及电平转换,之后在满量程电平下驱动 ADC 输入端。今天,我们就深入探讨下精密数据采集信号链的噪声分析,并研究这种信号链的总噪声贡献。
2019-07-16 07:12:38

精密数据采集信号链的噪声有什么意义?

在很多应用中,模拟前端接收单端或差分信号,并执行所需的 增益或衰减、抗滤波及电平转换,之后在满量程电平下驱 动ADC输入端。今天我们探讨下精密数据采集信号链的噪声分析,并深入研究这种信号链的总噪声贡献。
2019-07-31 07:09:52

AD6676的优缺点分析 ∑-∆型ADC的意义何在?

将突出为CTSD ADC的性能指标。主要亮点:过采样提供内在的抗能力,因为谐波落在CTSD带宽之外。失真产物要回通带,其高频分量必须远超Fs/2。CTSD架构使用阻性输入,其比开关电容输入更
2018-10-31 10:48:38

Acc的顺序抗滤波器是什么?

喜 我有几个问题。 1. Acc的顺序抗滤波器是什么? 2.陀螺的顺序抗滤波器是什么? 3.如果截止频率高于nyquist频率,DLPF1滤波器如何帮助我? 谢谢, 阿米尔
2018-09-11 16:41:19

DSP的ADC前端除了有抗滤波器还有什么??

DSP的ADC前端除了有抗滤波器还有什么??
2012-10-14 21:02:50

FLUENT算例 —— Vertical Axis Wind Turbine (Part 1) 垂直轴风力机(1部分)精选资料推荐

Wind Turbine (Part 1) 垂直轴风力机(1部分)以ANSYS 17.0为例。该算例分为两个部分,第一部分将采用运动参考系(Moving Frame of Reference(MRF...
2021-07-12 06:38:54

GB 7000.1-2015 灯具 1部分:一般要求与试验

本帖最后由 飞儿朵朵2012 于 2016-11-3 22:20 编辑 GB 7000.1-2015 灯具 1部分:一般要求与试验
2016-09-18 22:02:20

GBT 20234.2-2015 电动汽车传导充电用连接装置 2部分 交流充电接口

GBT 20234.2-2015 电动汽车传导充电用连接装置 2部分 交流充电接口
2018-03-22 08:02:30

LIS2DTW12抗滤波器的截止频率是多少呢?

你好,我正在使用 LIS2DTW12,但我不太了解截止频率是多少。我很困惑,抗滤波器已切断固定为 400 Hz 的频率:那么在这张表中,LPF1 和 LPF2 之后的截止频率似乎是 ODR/2
2022-12-27 08:10:16

PADSlogic电子档2部分

PADSlogic电子档2部分有需要的可以下载
2013-09-21 18:00:38

PCB层的几种不同变体

%的覆盖率。  (4)第四层,35µm 25mmx25mm。  图8所示。4层层分析3部分1部分(非比例)  如前所述,我们将对1层铜的不同尺寸进行实验设计,保持其他层不变。结果如图9所示,与前
2023-04-20 17:10:43

Protel99se 安装好了,一部分ddb文件能打开一部分pcb格式打不开

Protel99se 安装好了,一部分ddb文件能打开,一部分pcb格式打不开,该怎么办
2011-12-21 20:14:15

SAR型ADC应用

,为了避免的问题,绝大部分SAR型ADC电路需要在前端设计专用的多阶有源滤波器,滤掉频率超过fs/2的信号。(注:Σ-Δ型ADC理论上也需要抗滤波器,但是由于其过采样特性及内部数字滤波器的带外
2019-08-06 04:45:15

TCL93219421部分9621部分TDA3505TEA1014原理图相关资料推荐

TCL 9321/9421部分/9621部分(TDA3505/TEA1014)原理图文件下载
2021-06-25 08:32:05

Σ-Δ型ADC拓扑结构基本原理:第二部分

。AD7175系列ADC允许选择不同类型的滤波器。下一部分将介绍不同类型滤波器之间的区别,并提供一个例子来说明如何计算各种情况下的建立时间。现在看看多路复用情况下的建立时间。在过程控制和工厂自动化中
2018-10-16 21:39:01

△-∑型ADC前端RC抗滤波充电时间常数RC能满足△-∑型ADC的采样时间要求吗?

各位好!想请教如下问题:在资料中,看到说△-∑型ADC采用过采样技术,因此大部分情况下可以用一个简单地RC低通滤波器来进行抗滤波。我想请教的是:用RC低通滤波的话,转折频率是可以满足,但是RC
2019-05-17 13:30:09

什么会对UART发送的信号产生效应?

你好!有没有人知道什么会对UART发送的信号产生效应?
2019-09-30 06:00:58

优化信号链的电源系统 — 3部分:RF收发器

本信号链电源优化系列文章的1部分讨论了如何量化电源噪声以确定其影响信号链器件的哪些参数。通过确定信号处理器件可以接受而不影响其所产生信号的完整性的实际噪声限值,可以创建优化的配电网络(PDN)。在
2021-12-19 08:00:00

使用高速转换器时,有哪些重要的PCB布局布线规则?(3部分

层挤压在一起如何能提供额外的电容。第三部分将讨论裸露焊盘(E-Pad),这是一个容易忽视的方面,但它对于实现PCB设计的最佳性能和散热至关重要。裸露焊盘(引脚0)指的是大多数现代高速IC下方的一个焊盘
2018-10-30 14:56:34

使用高速转换器时,有哪些重要的PCB布局布线规则?(2部分

使用高速转换器时,有哪些重要的PCB布局布线规则?(2部分)本RAQ的第一部分讨论了为什么AGND和DGND接地层未必一定分离,除非设计的具体情 况要求您必须这么做。第二部分讨论印刷电路板(PCB
2018-10-30 14:57:01

保护您的 IP 核——第一部分软 IP——前言

的 IP 内核 – I 部分软 IP,第二部分:水印保护您的 IP 内核——第一部分软 IP,第三部分:设计的混淆保护您的 IP 内核 – I 部分软 IP,第四部分:指纹识别保护您的 IP
2022-02-23 11:59:45

关于ADC前端抗滤波器的问题

一般在ADC前端都会加抗滤波器。但是,如果不加抗滤波器的话,ADC采集到的信号频谱是不是由无限宽的频谱叠加得到的?比如我拿一个50MHz的ADC采集空中信号,是不是3GHz的信号也会混到我采集到的信号中?希望有大神能解答一下,谢谢啦~
2016-11-17 15:22:15

利用开关电容滤波器实现滤波

. 不同滤波器频率响应的比较通用的A/D转换器有:用于中等速率的SAR (逐次逼近) ADC;用于高速到超高速率的闪速ADC;用于低速系统的Σ-Δ ADC。它们都需要抗滤波器,对滤波器的要求取决于转换
2019-01-02 19:03:43

动态图像、错位,求解

专家您好:        我使用的是DM368+TVP5158,采集4路D1,NTSC,分辨率720*576,(或720*480),采集到的静态图像正常,但是当画面有移动物体时,换面产生错误和,在编码前的YUV422的数据帧就有此现象。
2018-05-31 07:58:34

医用电气设备 1部分:安全通用要求

GB 9706.1-2007 医用电气设备 1部分:安全通用要求
2014-12-23 16:12:22

单通道和双通道无延迟24位ADC轻松实现各种传感器的数字化

DN236- 单通道和双通道无延迟ΔΣ™ 24位ADC轻松实现各种传感器的数字化,1部分
2019-06-28 07:01:49

单通道和双通道无延迟24位ADC轻松实现各种传感器的数字化

DN237- 单通道和双通道无延迟ΔΣ™ 24位ADC轻松实现各种传感器的数字化,2部分
2019-07-10 17:00:20

如何利用LTC1569实现滤波?设计注意事项有哪些?

LTC1569简介LTC1569的引脚功能LTC1569的工作模式利用LTC1569实现滤波应用LTC1569设计低通滤波器的注意事项
2021-04-07 06:33:38

如何利用奈奎斯特定理去分析频率现象?

如何利用奈奎斯特定理去分析频率现象?
2021-05-10 07:00:54

如果我使用低ODR设置并输入信号频率高于ODR/2是否会出现

AFAIK IIS2DH 没有模拟抗滤波器。如果我使用低 ODR 设置并且输入信号频率高于 ODR/2,是否会出现?因为在我们的测试中,我们经常在信号输出信号中出现尖峰。如果是这种情况,我们只能提高采样率吗?
2022-12-16 06:38:27

工业驱动控制架构:1部分

的C2000™ F28379 MCU,开发人员现在可以避免上文提到的很多缺点。 在本系列的下一部分中,我们进一步研究将FPGA引入到驱动和伺服机控制架构中时所遇到的其它挑战。 原文链接
2018-08-31 15:41:28

布局电源板以最大限度地降低EMI:1部分

布局电源板以最大限度地降低EMI:1部分
2019-09-05 15:36:07

布局电源板以最大限度地降低EMI:2部分

布局电源板以最大限度地降低EMI:2部分
2019-09-06 08:49:33

带通滤波电路只能看懂一小部分,求教分析指点

问题:1.1部分看懂一点,2部分完全不知道要干什么,3部分那样处理也不知道是要做什么。2.这个电路要实现的功能是一个从几十到几百赫兹的带通滤波。3.已经用Multisim仿真过,得到的结果是
2018-07-26 10:00:39

建筑混合测试系统的1部分

构建混合测试系统1部分:为成功过渡奠定基础
2019-11-06 09:36:06

想用AD9467进行射频信号的欠采样处理,如何设计前端的调理电路来保证其抗和阻抗匹配呢?

、如何设计一个可靠的抗滤波,使其抗效果明显,因为我的前端已经加入了带通滤波器,可是效果依旧不是很理想,很多次谐波分量? 3、如果有更好的方案推荐的话,会非常感激您的!
2023-12-11 06:14:17

滤波器设计的3条指导原则

你的抗滤波器截止频率。方程式1计算出单极、低通滤波器的截止频率为-3dB:图2.ADC输入上的单极、低通滤波器有时候,一个单极、低通滤波器也许还不够。诸如振动感测等应用也许是用更少的过采样来分析
2018-09-05 14:52:59

滤波器:将采样理论应用于ADC设计

会成为完美的带宽限制。但是,它可以足够接近带宽限制:会发生,但是其对整体系统性能的影响可以忽略不计。我们如何选择截止频率?这将取决于各种因素。总体思路是保留频谱的重要部分抑制不重要的部分。然后
2020-09-18 10:12:55

探究宽带GSPS ADC中的DDC(1部分

。图1.抽取系数为8时,每8个样本仅选择8个样本,抛弃7个样本。你们猜猜第二个问题是什么?在2部分中,我们将看看其他常见问题之一,敬请期待。
2018-10-26 11:16:21

数字下变频器的发展和更新第二部分

驻留在3fS/4的信号将到第一奈奎斯特区的fS/4。HB1滤波器响应仅驻留在第一奈奎斯特区,并且是ADC导致了HB1的有效响应看起来像是到其他奈奎斯特区,理解这一点非常重要。图4. ADC
2018-10-18 11:05:38

数字下变频器的发展和更新(第一部分

的频谱杂散便可以证明它们实际 上是确实应当存在的信号。我希望,通过阅读和学习本文, 下次碰到集成DDC的ADC时,您可以更有准备地处理问题。 敬请关注第二部分—我们将从其它方面继续讨论DDC,以及
2018-11-01 11:19:48

数据采样系统、滤波要求以及与之间有什么联系?

摘要:在数据采样系统中,高于二之一采样率的频率成分“”(搬移)到有用频带。大多数时间,是有害的副作用,所以在模/数(AD)转换级之前,将“欠采样”的较高频率简单滤除。但有时候,特意设计利
2019-07-30 06:11:02

新兴的CTSD ADC是怎样弥补传统的ADC性能的?

流水线型ADC与SAR ADC有什么不同?与流水线型ADC、SAR ADC相比,CTSD ADC有什么优势?
2021-04-20 06:39:17

无源抗滤波器设计

输入85MHZ中频,带宽20MHZ(起始频率:75MHZ;截止频率:95MHZ)的中频信号给AD9649;想设计一个无源抗滤波器;请高手给予指点!
2015-04-23 15:19:28

测量和消除实现更精确的电流检测

零漂移精密运算放大器:测量和消除实现更精确的电流检测
2021-01-11 06:32:48

用于抗应用的开关电容低通滤波器

DN16- 用于抗应用的开关电容低通滤波器
2019-07-08 09:21:14

电源抑制的概念和影响

列的第一部分,笔者将介绍电源抑制(PSR)的概念,并说明电源如何能影响Δ-Σ型模数转换器(ADC)的性能。 笔者的直流(DC)电源“固如磐石”,对吗? 您的电源也许并不如您想象的那样坚固耐用,信不信
2018-09-07 14:41:07

第一奈奎斯特区域怎么变为优势

15kHz上对模拟信号进行采样,此时的频率分量高达20kHz—你将最终遇到“”问题,或者将上部分量折叠进入输入信号的工作频段(请见图1)。这些信号将增加到原始信号上,并且将无法把已频率分量
2018-09-05 15:54:06

视频教程-STM32标准库的引入视频课程-36部分-单片机/工控 精选资料分享

STM32标准库的引入视频课程-36部分 互联网课程品牌《朱老师物联网...
2021-08-03 06:31:06

详解:零漂移精密运算放大器参数分析和基本构成

架构。不要将放大器配置为有源滤波器电路中滤波器的一部分。 图13. 抗滤波器可以像两段RC滤波器一样简单。滤波器必须置于放大器输入的前面。 级联零漂移放大器也可能带来风险,因为多个时钟频率可能
2019-09-26 08:30:00

请问如何利用精密匹配的电阻器网络实现高精度放大器和ADC精密匹配?

利用精密匹配的电阻器网络实现高精度放大器和ADC精密匹配
2021-04-13 06:23:33

请问如何利用开关电容滤波器实现滤波?

如何利用开关电容滤波器实现滤波?
2021-04-23 06:12:02

请问如何设计一阶无源抗滤波器

再设计电路时,差分信号在介入差ADC时,需要在AINN和AINP输入引脚前加入一阶抗滤波器,滤除高频干扰,请问专家应该如何设计,或则有什么参考资料,第一次设计抗滤波器!谢谢
2018-11-14 11:07:35

请问抗滤波器的使用场合

大家好!我看一些电能电量分析采集的文献中提到对信号进行FFT,所以要在ADC前端设计抗滤波器,以避免产生延拓频率的噪声。一般采样频率为fs时,滤波器截止频率为fs/2。如果我不对信号进行
2018-10-09 16:08:19

超越第一奈奎斯特区域,将那奎斯特变为优势

15kHz上对模拟信号进行采样,此时的频率分量高达20kHz—你将最终遇到“”问题,或者将上部分量折叠进入输入信号的工作频段(请见图1)。这些信号将增加到原始信号上,并且将无法把已频率分量与原始
2022-11-18 07:48:54

运算放大器稳定性分析(TI合集)5部分 beta计算问题

在学习运算放大器稳定性分析(TI合集)5部分的时候,计算beta是有点疑惑,为什么beta = VFB / delta VOA ?而不是beta = VFB / VOA?
2022-04-01 10:21:51

连续时间Σ-Δ型ADC的优势介绍

,狭窄通带内的动态范围将突出为CTSD ADC的性能指标。 主要亮点: 过采样提供内在的抗能力,因为谐波落在CTSD带宽之外。失真产物要回通带,其高频分量必须远超Fs/2。 CTSD架构使用阻性
2023-12-11 08:14:37

高精度SAR模数转换器的抗滤波考虑因素有哪些

高精度SAR模数转换器的抗滤波考虑因素
2021-01-11 07:53:43

高速ADC模拟输入架构类型介绍

的虚或容性部分(红线)也是如此,低频时的容性负载相当高,高频时逐渐变小到2 pF。这使得输入结构的设计更加困难,特别是当频率高于100 MHz时。 ADC如何能采样一个坏信号(如图3所示)并实现良好
2023-12-18 07:42:00

高速ADC模拟输入架构类型详解

信号(如图3所示)并实现良好的性能?图3. 典型单端输入瞬变 查看图4所示的差ADC输入,输入信号干净得多。坏信号毛刺已消失。共模抑制是差分信号的固有特性,它能消除任何噪声,无论是来自电源、数字注入
2018-09-17 15:38:24

高速ADC模拟输入架构类型详解

信号(如图3所示)并实现良好的性能?图3. 典型单端输入瞬变查看图4所示的差ADC输入,输入信号干净得多。坏信号毛刺已消失。共模抑制是差分信号的固有特性,它能消除任何噪声,无论是来自电源、数字注入
2018-10-18 11:23:57

高速ADC模拟输入架构类型详解

高于100 MHz时。 ADC如何能采样一个坏信号(如图3所示)并实现良好的性能?图3. 典型单端输入瞬变查看图4所示的差ADC输入,输入信号干净得多。坏信号毛刺已消失。共模抑制是差分信号的固有特性
2018-01-23 16:01:44

AD4134BCPZ是一款转换器

电容电路采样,从而放宽了ADC输入驱动要求。CTSD架构还能固有抑制ADC频带附近的信号,从而赋予器件固有能力,并且无需复杂的外部抗滤波器。AD4
2023-03-15 09:52:30

AD7134BCPZ是一款转换器

不再需要传统上必需的开关电容电路采样,因而放宽了 ADC 输入驱动要求。CTSD 架构还可固有抑制 ADC 频带周围的信号,使套件具有固有的抗能力,同时
2023-03-15 10:29:51

为信号链设计人员介绍CTSD架构

本文将采用一种与传统方法不同的方式介绍连续时间Σ-Δ (CTSD) ADC技术,以便信号链设计人员了解这种简单易用的新型精密ADC技术,将其想像成一个连接了某些已知组件的简单系统。
2022-08-25 16:14:08573

CTSD ADC架构的固有混叠抑制及如何简化信号链设计

为了理解混叠的概念,让我们快速回顾一下奈奎斯特采样定理。可以在时域或频域中分析信号。在时域中,模拟信号的采样在数学上表示为信号的乘法——例如,x(t)与脉冲序列,δ(t),具有时间段Ts.
2022-12-16 10:53:38673

面向信号链设计人员的CTSD架构详解

精密CTSD ADC固有优势。首先,我们将概述构建CTSD调制器环路的分步方法,从广为人知的闭环反相放大器配置开始,并将其与ADC和DAC相结合。最后,我们将评估我们构建的电路的基本Σ-Δ功能。
2022-12-16 11:43:231177

深入分析信号链设计,助你了解CTSD技术的关键优势

精密信号链设计人员面临着满足中等带宽应用中噪声性能要求的挑战,最后往往要在噪声性能和精度之间做出权衡。缩短上市时间并在第一时间完成正确的设计则进一步增加了压力。持续时间Σ-Δ (CTSD) ADC
2023-04-18 21:35:04560

CTSD精密ADC:为信号链设计人员介绍CTSD架构

是更直观地了解精密CTSD ADC内在优势的背后原因。首先,我们将概述一种逐步构建CTSD调制器环路的方法,首先采用常见的闭环反相放大器配置,然后与ADC和DAC组合在一起。最后,我们将评估所构建电路的基本∑-Δ功能。
2023-06-16 10:21:59570

CTSD精密ADC实现固有混叠抑制

、易于使用的无混叠精密ADC,可提供简单、紧凑的信号链解决方案。 第2部分 向信号链设计人员介绍了CTSD技术。本文比较了现有精密ADC架构的混叠抑制解决方案背后的设计复杂性。我们将阐述一个理论,以此
2023-06-16 10:23:17368

CTSD精密ADC:轻松驱动ADC输入和基准电压源,简化信号链设计

本文重点介绍新型连续时间Sigma-Delta (CTSD)精密ADC最重要的架构特性之一:轻松驱动阻性输入和基准电压源。实现最佳信号链性能的关键是确保其与ADC接口时输入源或基准电压源本身不被破坏
2023-06-16 10:24:42869

已全部加载完成