电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>模拟技术>频率抖动 性能优劣自己决定

频率抖动 性能优劣自己决定

12下一页全文

本文导航

  • 第 1 页:频率抖动 性能优劣自己决定
  • 第 2 页:传导发射
收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

鉴频鉴相器的指标对锁相环死区及抖动性能的影响

该应用笔记讨论了鉴频鉴相器的指标对锁相环(PLL)死区及抖动性能的影响。
2011-12-06 11:28:555428

相位噪声和抖动对系统性能的影响

本文介时钟频率概念及其对系统性能的影响,并在电路板级、芯片级和单元模块级分别提供了减小相位噪声和抖动的有效方法。
2012-03-10 09:55:234544

IDT推出具有频率裕量设定功能的业界最低抖动MEMS振荡器

性能和集成的频率裕量设定能力。IDT 高性能振荡器的超低相位抖动和可修改的输出频率显著降低万兆以太网 (10GbE) 交换器、路由器和其他相关网络设备的误码率 (BER)。
2013-03-27 13:40:331105

正确理解时钟器件的抖动性能

为了正确理解时钟相关器件的抖动指标规格,同时选择抖动性能适合系统应用的时钟解决方案,本文详细介绍了如何理解两种类型时钟驱动器的抖动参数,以及从锁相环输出噪声特性理解时钟器件作为合成器、抖动滤除功能时的噪声特性。
2013-06-21 15:40:4114342

Silicon Labs发布满足高速收发器需求的新一代高性能振荡器 提供卓越的抖动性能频率灵活性

Silicon Labs(亦称“芯科科技”,NASDAQ:SLAB)日前推出了一系列高性能I2C可编程晶体振荡器(XO),具有最佳的抖动性能频率灵活性。凭借低至95fs的典型抖动性能,Si544
2017-12-13 09:32:488237

Silicon Labs推新型时钟发生器 抖动衰减器和VCXO/XO堪称业界最超低抖动时钟器件系列

-Si539x时钟提升频率灵活性和抖动性能--Si56x Ultra Series™ XO/VCXO提供最大可达3GHz的任意频率时钟-。
2018-06-26 15:19:417075

37V至125V输入电压的初级侧调节反激式转换器参考设计

设计使用 UCC28700-Q1 反激式控制器对输出进行恒定电压和恒定电流控制。变频工作模式可最大限度减少空载时的待机功耗。此设计的特性包括通过准谐振谷底开关实现最高效率和频率抖动,从而提高 EMI 性能。 特性 初级侧调节恒定电压和恒定电流工作模式空载功耗低于 10mW频率抖动一路隔离式输出和一路接地参考式输出
2022-09-23 07:52:00

抖动传递性能和相位噪声测量技术

John Johnson 德州仪器 在本文中,我们将讨论抖动传递及其性能,以及相位噪声测量技术的局限性。 时钟抖动和边沿速率 图1显示了由一个通用公式表述的三种波形。该公式包括相位噪声项“φ(t
2018-09-19 11:47:50

频率抖动改善EMI原理

频率抖动改善EMI原理 开关电源采用脉宽调制(PWM)控制方式,开关频率不断提高,其高频开关波形含有大量谐波成分,通过传输线和空间电磁场向外传播,造成传导和辐射干扰。频率抖动技术(Frequency
2013-02-01 15:30:40

ICE3A2065ELJ离线式SMPS电流模式控制器的典型应用电路

ICE3A2065ELJ离线式SMPS电流模式控制器的典型应用电路,集成650V CoolMOS和启动单元(锁存和频率抖动模式)。 CoolSETF3 ELJ版本是针对系统噪音的增强型LJ版本。它
2019-06-13 13:46:19

LLC开关频率抖动是什么原因造成的

`下图是半桥LLC的半桥中点的波形,发觉频率在不停的抖动,是怎么回事?可从哪些方面下手解决?`
2019-02-20 10:29:44

VIPER17离线高压变频器

特征800 V雪崩坚固功率段低频率抖动的PWM操作电磁干扰工作频率:–L型为60 kHz–H型为115 kHz265伏交流电压下备用功率
2020-09-30 16:59:04

[银联宝推荐]开关电源芯片基本功能

开关电源芯片SF6773V银联宝开关电源芯片SF6773V采用频率抖动的技术。频率抖动可以分散能量,对低频段的EMI有好处.,可获得优良的EMI特性银联宝科技“绿色引擎”开关电源芯片SF6773V,应用范围覆盖各种AC/DC电源、充电器、功率因数校正器等多方面;全新高性能、低功耗的绿色开关电源电源芯片。
2017-06-09 11:21:32

zz:FPGA按键防抖动,最精简的写法只有10行

按键校准的时候,就发现按键抖动的很厉害,没有C 语言做防抖动那么简单,因此我参考了网上很多博主的观点,总结了自己认为最简单,最精简的一个写法,如下: 进程模块内代码只有10行。哈哈reg
2012-11-29 17:51:03

什么是FEC技术?FEC方案的性能主要由哪些因素决定

什么是FEC技术?FEC方案的性能主要由哪些因素决定
2021-05-24 06:28:45

低相位噪声&抖动

晶振的短期频率稳定度由噪声引起导致的频率不稳定。其中,电噪声是根本原因。电噪声包括热噪声,散弹噪声,以及闪变噪声。导体的无规律热运动带来热噪声。从频域来看,对应的参数是相位噪声(Phase
2020-06-10 17:38:08

信号路径设计是如何影响输出信号的抖动性能的?

信号路径设计是如何影响输出信号的抖动性能的?为了解决这一问题,有哪些不同的设计方法?
2021-04-12 06:24:23

减少相位噪声和抖动对系统对性能影响的方法介绍

时钟频率的不断提高使相位噪声和抖动在系统时序上占据日益重要的位置。本文介其概念及其对系统性能的影响,并在电路板级、芯片级和单元模块级分别提供了减小相位噪声和抖动的有效方法。
2019-06-05 07:13:30

基于UCC28700的12V/0.3A输出降压转换器设计

0.3 A 电流。UCC28700 拥有频率抖动特性,以减少 EMI。主要特色解决方案尺寸很小频率抖动以提高 EMI1 层电路板高输入电压过压和过流保护
2018-08-27 09:45:53

基于VIPER26LD隔离反激式AC/DC电源设计方案

)。  器件提前频率抖动降低了EMI滤波器的成本。突发模式操作和非常低电耗,有助于满足节能法规所定的标准。   图1 VIPER26LD内部方框图  图2 VIPER26LD方案原理图  VIPER26LD
2018-11-29 11:33:39

如何将抖动添加到信号以通过消除量化误差和失真来提高模数转换系统的性能

有时,电子噪音可能是因祸得福。在本文中,我们将了解“抖动”,它指的是一种将适当的噪声成分添加到信号中以提高 A/D(模数)转换系统性能的技术。什么是抖动?大多数 EE 都熟悉限制电子电路中噪声水平
2022-12-22 15:17:41

如何测量附加抖动

时钟缓冲器的附加抖动。为什么抖动很重要?在当今数据通信、有线及无线基础设施以及其它高速应用等高级系统中,时钟抖动是整体系统性能的关键因素。要达到所需的系统抖动性能,一定要保持尽可能低的时钟抖动,并在整个
2022-11-22 07:13:40

实现频率抖动的原理是啥?

实现频率抖动的原理是啥?
2015-10-12 08:58:50

开关电源中的频率抖动

频率,其连续谐波的能量会越来越低。采用频率抖动技术(Frequency Jitter)的着眼点在于分散谐波干扰能量,我们使得开关电源的工作频率并非固定不变,而是周期性地变化,由于EMI发射分布在较广
2018-10-12 16:43:58

微控制时钟抖动如何改善?

。这工作正常,直到我决定董事会所做的测量不够准确(在时间轴上)。因此,我将生成的时钟使能信号(2MHz)输出到IO-Pin,并使用示波器测量频率抖动抖动似乎具有高斯分布,标准偏差约为28ns。我还测量
2020-08-19 06:09:57

数字示波器的高精度抖动测试方法

;内存长度对抖动测试的影响 影响JNF的另一个因素是在测试结果中包括的抖动噪声的频段。所有抖动都具有不同的频率分量,其通常从DC直流到高频部分。因为抖动测试的频率范围是由示波器的高速采集内存的大小决定
2009-10-14 12:13:36

时钟抖动会对高速ADC的性能有什么影响?

对高速信号进行高分辨率的数字化处理需审慎选择时钟,才不至于使其影响模数转换器(ADC)的性能。那么时钟抖动会对高速ADC的性能有什么影响呢?
2021-04-08 06:00:04

时钟抖动传递及其性能

在本文中,我们将讨论抖动传递及其性能,以及相位噪声测量技术的局限性。 时钟抖动和边沿速率 图1显示了由一个通用公式表述的三种波形。该公式包括相位噪声项“φ(t)”和幅度噪声项“λ(t)。对评估的三个
2022-11-23 07:59:49

时钟抖动对高速链路性能的影响

因为接收机锁相环路 (PLL) 追踪 f1 以下的抖动(从而排斥它),而发射 PLL 的频率上限为 f2。从接收机的角度来看,使链路性能降低的随机抖动降至这些限制之间。 图2高速通信链路—随机抖动测量
2018-09-19 14:23:47

时钟抖动对高速链路性能的影响

本文介绍时钟抖动对高速链路性能的影响。我们将重点介绍抖动预算基础。 用于在更远距离对日益增长的海量数据进行传输的一些标准不断出现。来自各行业的工程师们组成了各种委员会和标准机构,根据其开发标准的目标
2022-11-23 06:59:24

时钟采样系统的抖动性能

上升沿。图1 —LMK03806(具有时钟发生器、时钟分频器和驱动器)的方框图因此,您下次设计采样系统时,别忘了考虑时钟抖动性能,因为这会影响整体动态范围。其它资源:阅读我们的最新博客系列《定时决定一切
2018-09-13 14:18:06

测量时钟缓冲器的附加抖动

需求。作为该最新博客系列的开篇文章,我将帮助您了解如何正确测量时钟缓冲器的附加抖动。为什么抖动很重要?在当今数据通信、有线及无线基础设施以及其它高速应用等高级系统中,时钟抖动是整体系统性能的关键因素。要
2018-09-13 14:38:43

测量较低时钟频率的相位噪声和相位抖动

本期我将讨论在测量较低时钟频率的相位噪声和相位抖动时出现的一个非常常见的问题。在所有条件相同的情况下,我们通常期望分频的低频时钟产生比高频时钟更低的相位噪声。在数量上,你可能会记得这是20log(N
2021-06-24 07:30:00

用电源变换器工作频率抖动降低峰值辐射

出现在变换器的基础开关频率处,各个高次谐波上的辐射强度则逐步降低,大部分辐射能量只限于基波和较低次谐波。通过对电源变换器工作频率的调整与抖动,可将 EMI 扩散到更宽的频率上,从而降低峰值辐射。[/hide]
2009-10-13 15:16:53

电机材料/性能优劣对比

电机材料、性能优劣对比,劣质电机十宗“罪“!
2021-02-01 07:15:55

评估Si5342任意频率,任意输出,抖动衰减时钟倍频器SI5342-EVB

SI5342-EVB,评估板用于评估Si5342任意频率,任意输出,抖动衰减时钟倍频器。 Si5342结合了第四代DSPLL和Multisynth技术,可为需要最高抖动性能的应用生成任意频率时钟。可以使用Clock Builder Pro(CB Pro)软件工具控制和配置Si5342-EVB
2019-02-27 11:28:29

评估Si5347四路任意频率抖动衰减时钟倍频器的评估板SI5347-EVB

SI5347-EVB,评估板用于评估Si5347四路任意频率抖动衰减时钟倍频器。 Si5347在单个IC中包含4个独立的DSPLL,每个DSPLL具有可编程的抖动衰减带宽。 Si5347-EVB通过
2019-02-27 11:19:26

请问CPU性能由主频决定吗?

CPU性能由主频决定吗?
2022-02-11 07:28:58

请问TPS40210开关频率决定什么

TPS40210的20升28v,输入为5V到10v时能正常升压,但当大于10v时,停止升压,请问是什么原因,开关频率决定什么的,不是太明白
2019-03-13 13:27:09

请问altera fpg用IO口输出信号100KHz但输出后频率抖动大是什么原因呢

fpga设计利用普通IO口输出脉冲宽度为20ns脉冲,频率为100Khz,但最终输出频率在示波器上观察在50——120之间抖动。使用的时钟为主板自带时钟125MHz
2018-08-30 13:39:01

(六)通过频率抖动有效降低EMI

电源行业芯事经验分享
硬件小哥哥发布于 2022-06-28 14:54:23

开源硬件-PMP21795.1-汽车类 EMI 与热性能经优化的同步降压转换器 PCB layout 设计

该参考设计是用于汽车应用的 EMI 和热性能优化型同步降压转换器。该电路由标称 12V 电池供电,提供 3.3V 的输出电压(电流为 8A)。该设计使用开关频率为 440kHz 的同步降压控制器。可通过跳线选择强制脉宽调制或二极管仿真模式。频率抖动用于提高 EMI 性能
2009-11-14 18:05:11285

高速ADC的低抖动时钟设计

本文主要讨论采样时钟抖动对ADC 信噪比性能的影响以及低抖动采样时钟电路的设计。
2009-11-27 11:24:0715

PFC预调节器频率抖动电路

在离线 ac-dc 转换器中抖动脉冲宽度调制器 (PWM) 频率经证实可以通过将其由窄带变为宽带的方式来降低 EMI。本文将介绍一种用于抖动一个离线功率因数校正 (PFC) 预调节器 20%开关频率
2010-09-11 16:48:3620

抖动的概念和抖动的测量方法

抖动的概念和抖动的测量方法 在数字通信系统,特别是同步系统中,随着系统时钟频率的不断提高,时间抖动成为影响通
2008-11-27 08:28:114050

什么是抖动?什么叫抖动

什么是抖动?什么叫抖动 抖动的定义是“数字信号的各个有效瞬时对其
2008-11-27 08:40:027017

用模拟时钟IC替代昂贵的高频率VCO,改善抖动性能

用模拟时钟IC替代昂贵的高频率VCO,改善抖动性能 Analog Devices, Inc.,全球领先的高性能信号处理解决方案供应商,
2009-09-01 17:26:25855

MAX3671 具有亚皮秒级抖动性能频率合成器,简化了高速

MAX3671 具有亚皮秒级抖动性能频率合成器,简化了高速系统的时钟设计
2009-09-18 08:32:46767

Maxim推出具有亚皮秒级抖动性能频率合成器MAX367x

Maxim推出具有亚皮秒级抖动性能频率合成器MAX367x Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架
2009-11-09 15:55:48933

抖动/歪斜,抖动/歪斜是什么意思

抖动/歪斜,抖动/歪斜是什么意思 什么是抖动(jitter) 所谓jitter就是一种抖动。具体如何解释呢?让我
2010-03-22 14:42:491895

基于FPGA的全同步数字频率计的设计

频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能优劣
2011-10-09 17:44:0198

增强ADC性能频率抖动

在变换器的输入端加入抖动(非相关噪声),然后用 DSP 技术将噪声从变换后的数据中中和,成功地提高了A/D 转换器的有效分辨力和寄生性能
2012-01-15 18:58:031710

PowerXR EMI降低技术利用扩频时钟抖动

 设计人员可以通过控制器的开关频率抖动,减少一个脉冲宽度调制(PWM)控制器的电磁干扰(EMI)分布中频谱分量的峰值幅度。时钟抖动扩频技术并非意在取代传统的EMI降低技术,但它们与传统技术的结合使用,可以减少系统中的EMI分布。它们还可以利用减少通过某些排放标准所需的屏蔽和滤波量来降低成本。
2013-02-19 14:07:102471

美高森美推出低抖动性能高集成度任意输出频率的时钟发生器

美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC) 宣布推出六款新型多输出、任意速率时钟合成器和频率转换/抖动衰减产品,新产品的主要优势在于输出时钟的高频率和超低抖动,以及内部集成了时钟驱动器和用户可配置存储区。
2013-06-19 11:55:441038

浅析开关电源中的频率抖动

我们知道在固定频率PWM控制器中,窄带发射通常发生在开关频率,其连续谐波的能量会越来越低。采用频率抖动技术(Frequency Jitter)的着眼点在于分散谐波干扰能量,我们使得开关电源的工作频率
2016-12-14 10:15:0413532

时钟抖动的基础

的系统设计,如在某些情况下系统性能极限由系统决定时序裕量。所以对时序抖动有很好的了解在系统设计中变得非常重要。总抖动可以随机抖动和确定性抖动分离组件。我们将不讨论抖动的组件本申请说明。我们将专注于不同类型的时钟
2017-04-01 16:13:186

Silicon Labs发布业界最低抖动任意频率输出晶体振荡器

中国,北京-2017年6月29日-Silicon Labs(亦称“芯科科技”,NASDAQ:SLAB)日前宣布推出全新的高性能晶体振荡器(XO)系列产品,提供了业界最低抖动和最高灵活频率的解决方案
2017-06-29 17:41:021446

采用频率抖动技术减小EMI 为抑制开关电源电磁干扰新思路

采用频率抖动技术减小EMI 为抑制开关电源电磁干扰新思路
2017-09-14 14:08:0114

频率抖动技术的作用与PWM控制器的介绍

中,窄带发射通常发生在开关频率,其连续谐波的能量会越来越低。采用频率抖动技术(Frequency Jitter)的着眼点在于分散谐波干扰能量,我们使得开关电源的工作频率并非固定不变,而是周期性地变化,由于EMI发射分布在较广的频率范围而不是
2017-09-25 08:45:0714

基于款频率数字系统的低抖动八相位锁相环设计

目前,锁相环大都采用经典的结构,虽然也能满足工业使用需求,但随着现代电子技术的发展,对于锁相环性能的要求越来越高,高频率、宽带宽、低功耗、低电压、低抖动、高稳定性等指标已成为人们研究锁相环的侧重点
2017-12-06 11:39:320

仅用几分钱就能降低电磁干扰的设计

变差。一般来说频率变化范围在开关中心频率的5%之内很合适。举例:一个100KHZ的SMPS,频率抖动范围在97.5--102.5khz,如今较多的新型IC内部集成了频率抖动功能,但是绝大多数,包括诸如UC3843,L4891等经典IC都没这个功能。 那么如何用最简单的手段来设计
2017-12-07 16:22:36100

信号抖动的分类与测量

偏差,而漂移是指发生的比较慢得定时偏差。ITU把漂移和抖动之间的门限定义为10Hz,偏移频率大于10Hz的叫抖动,小于10Hz的叫做漂移。 抖动可以分为随机性抖动(RJ)和确定性抖动(DJ),而确定性抖动又可以分为周期性抖动(PJ)、数据相关抖动(DDJ)和占空比抖
2018-11-02 00:01:014650

通过频率抖动降低电源变换器设计中的干扰信号

工业及汽车系统的低EMI电源变换器设计(六)通过频率抖动有效降低EMI
2019-04-08 06:07:001621

VCO频率的运行频率高,具有什么优势?

时钟频率的输入中添加的任何抖动都不能通过随后的时钟频率划分来降低(相位噪声会随着分频而降低,但不会降低抖动)。因此,应在输入端尽可能减少抖动
2019-04-10 10:11:006107

ADI研讨会:高性能时钟的抖动性能介绍

ADI研讨会:高性能时钟: 解密抖动
2019-08-20 06:05:001656

时钟抖动性能和相位噪声测量

时钟抖动性能主题似乎是时钟,ADC和电源的当前焦点供应厂家。理由很清楚;时钟抖动会干扰包括高速ADC在内的数字电路的性能。高速时钟可以对它们所接收的功率的“清洁度”非常敏感,尽管量化关系需要一些努力。
2019-09-14 11:24:007712

扩频调制技术在改善产品EMC性能中的应用原理解析

扩频调制技术,本身是在通信领域用来处理数字周期信号的一种技术。近年来,人们将这种技术应用在EMC领域,使它成为了一种处理EMC问题的新方法,扩频调制技术也被称为频率抖动技术。
2019-12-02 15:56:262441

电磁波的质量分析

为了寻找统一的波动方程,我们先来看看最简单的波:抖动一根绳子,绳子上就会出现一个波沿着绳子移动,以恒定的频率抖动就会出现连续不断的波。
2020-06-24 14:19:512879

基于高相位检测器频率性能PLL实现带内噪声和集成抖动

LMX2820 是一款高性能宽带合成器,可生成 45 MHz 至 22.6 GHz 范围内的任何频率。具有–236 dBcHz 品质因数和高相位检测器频率的高性能PLL 可以实现极低的带内噪声和集成
2021-06-12 09:05:001888

频率抖动技术在开关电源EMC中的应用综述

频率抖动技术在开关电源EMC中的应用综述
2021-06-18 10:18:2921

抖动对系统性能的影响

作者: Richard Zarr 如果您在通信行业工作,那么您可能很熟悉抖动对系统性能的影响。抖动不仅会降低数据转换器的性能,而且还可在高速数字系统中产生误码。凭直觉判断,给时钟增加噪声会增大
2021-11-23 17:45:071769

定时决定一切:该如何测量附加抖动

应用等高级系统中,时钟抖动是整体系统性能的关键因素。要达到所需的系统抖动性能,一定要保持尽可能低的时钟抖动,并在整个分配网络上分配低抖动时钟源。随着系统要求的不断提升,问题也随之而来:时钟线路上添加
2021-11-10 09:42:52901

CPU性能由主频决定吗?

关注+星标公众号,不错过精彩内容编排| strongerHuang微信公众号|嵌入式专栏问:CPU性能由主频决定吗?答:CPU主频只是决定性能的因素之一,但不是唯一因素。比如:你4...
2021-12-08 15:51:1010

晶振具有超低抖动频率灵活性

Silicon Labs 声称其新型晶体振荡器 (XO) 提供业界最低的抖动以及频率灵活的性能。Si54x Ultra 系列 XO 在整个工作范围内将整数和分数频率的超低抖动降至 80 飞秒 (fs)。
2022-08-10 15:36:22667

定时决定一切:抖动技术规范

定时决定一切:抖动技术规范
2022-11-04 09:52:130

定时决定一切:如何测量附加抖动

定时决定一切:如何测量附加抖动
2022-11-04 09:52:130

超低抖动时钟频率合成器的设计挑战

本应用笔记介绍了超低抖动时钟频率合成器的设计思路。目标性能在2GHz时<100fs的边沿到边缘抖动。讨论和仿真测试结果表明,目标抖动比最初预期的更难实现。讨论组件变量和权衡,以用于未来的开发工作。
2023-01-16 11:09:56877

调整DS1086L的抖动范围和抖动频率对EMC测量的影响

DS1086L为3.3V扩频振荡器,用于符合电磁兼容性(EMC)标准(如FCC part 15或CISPR 22)的应用。理想情况下,这种架构的峰值功率衰减始终与抖动跨度和输出频率抖动频率之比成正比。本应用笔记讨论了由于功率谱测量方式而产生的这些参数的实际限制。
2023-03-01 17:11:33484

PD/QC快充电源ic U6648布局简单能效好

PD/QC快充电源ic U6648具有±5%的随机频率抖动功能,开关频率抖动分散了谐波扰动能量,获得良好的EMI特性。
2023-05-08 10:53:03259

PD/QC快充电源ic U6648布局简单能效好

PD/QC快充电源icU6648布局简单能效好PD/QC快充电源icU6648具有±5%的随机频率抖动功能,开关频率抖动分散了谐波扰动能量,获得良好的EMI特性。U6648内部设计有固定65KHz
2023-05-09 15:05:12392

逆变电路的频率由什么决定

逆变电路的频率由什么决定 逆变电路的频率是由两个主要因素决定的,电路中所使用的元器件及其参数、以及控制元件(例如晶体管或场效应管)的开关速度。 在逆变电路中,最为重要的元器件是电感和电容,因为它们
2023-10-16 15:57:10884

如何评估所选购焊锡膏综合性能优劣?

简要分享如何评估所选购焊锡膏综合性能优劣?
2023-10-23 09:08:41209

是什么决定晶振的频率

是什么决定晶振的频率
2023-12-05 15:15:42196

什么决定晶振的频率

什么决定晶振的频率
2023-11-23 09:08:45236

时钟抖动对ADC性能有什么影响

电子发烧友网站提供《时钟抖动对ADC性能有什么影响.pdf》资料免费下载
2023-11-28 10:24:101

示波器测量之抖动的四个维度

,包括时钟抖动、噪声抖动、跳变抖动和漂移抖动。 时钟抖动是指时钟信号在频率和相位上的变化。时钟信号是大多数电子系统中用于同步和定时的关键信号,其稳定性对系统的性能有着重要影响。时钟抖动会导致测量结果的不确定性
2024-01-19 15:01:31254

晶振中的抖动有哪两种主要类型?

晶振中的抖动有哪两种主要类型? 晶振中的抖动主要分为相位抖动频率抖动。 相位抖动是指晶振输出信号相位的随机波动。这种波动可能是由于晶体本身的不完美造成的,也可能是由于外部环境的干扰引起的。相位抖动
2024-01-25 13:51:07127

斩波电路的开关频率由什么决定

斩波电路的开关频率由什么决定? 斩波电路的开关频率是指电路中开关元件(一般是晶体管或MOSFET)的开关动作频率。这个频率是由多个因素决定的,包括电路设计的目标、开关元件的参数、电路的工作条件
2024-01-31 16:43:18219

已全部加载完成